
如圖所示為AD9100接口的測試板電路。信號VIN輸入AD9100的4腳,保持電容和開關(guān)內(nèi)置在器件內(nèi),信號經(jīng)過采樣保持放大后由9腳直接輸出,也可以經(jīng)過AD9620緩沖級后輸出。時鐘輸人“CLOCK IN”加到模擬器件公司的超快比較器AD96685的同相輸入端,Q、Q非輸出后送到AD9100的CLK和CLK非(19、18腳),作為采樣保持控制信號。C1~Cl0采用0.01μF電容器,C13、Cl4采用鉭電容器。連接W1時為TTL時鐘信號,連接W2時為地參考信號。