Libero IDE v8.4环境下的FPGA数字系统设计
陈进军1,2 ,陈特放1
摘要: 详细介绍了在Actel公司Libero集成开发环境下,利用各种集成的工具和EDA软件进行FPGA设计的过程和方法。通过具体实例,介绍了通过混合使用VHDL硬件编程语言、SmartDesign、IP核等多种设计手段实现一个双端口RAM的方法,并给出相应的仿真效果。
Abstract:
Key words :
摘 要:詳細(xì)介紹了在Actel公司Libero集成開發(fā)環(huán)境下,利用各種集成的工具和EDA軟件進(jìn)行FPGA設(shè)計的過程和方法。通過具體實例,介紹了通過混合使用VHDL硬件編程語言、SmartDesign、IP核等多種設(shè)計手段實現(xiàn)一個雙端口RAM的方法,并給出相應(yīng)的仿真效果。
關(guān)鍵詞:Libero IDE;FPGA;VHDL;SmartDesign;IP核;數(shù)字設(shè)計
此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。

