物聯(lián)網(wǎng)最新文章 萊迪思:看好網(wǎng)絡(luò)邊緣計算市場,F(xiàn)PGA在AI領(lǐng)域能做的事情還有很多 根據(jù)市場調(diào)研機構(gòu)Semico Research提供的數(shù)據(jù)顯示,未來五年內(nèi),使用人工智能的網(wǎng)絡(luò)邊緣設(shè)備數(shù)量將以110%的復(fù)合年增長率呈爆發(fā)式增長。無疑給設(shè)備廠商和芯片廠商的機會巨大,也成為眾多廠商的關(guān)注點,一場卡位大戰(zhàn)已經(jīng)打響,目前我們看到首先爆發(fā)的是手機的AI芯片,相信接下來還會擴散到更廣泛的終端設(shè)備市場。其中FPGA因為其產(chǎn)品特性,一直被認(rèn)為在云端和網(wǎng)絡(luò)端的AI技術(shù)方面更有發(fā)揮空間,而近日,作為低功耗、小尺寸、低成本FPGA的代言人,萊迪思公司宣布進入網(wǎng)絡(luò)邊緣計算市場的AI領(lǐng)域。 “過去幾年里,我們在傳感器橋接部分發(fā)展很快,像很多的影像,聲音控制連接很多都會采用我們的FPGA,在這些傳感器的不同、不相融的接口上做一些轉(zhuǎn)換,萊迪思的FPGA產(chǎn)品已經(jīng)在數(shù)百萬臺網(wǎng)絡(luò)邊緣設(shè)備中實現(xiàn)傳感器橋接,這是我們進入AI領(lǐng)域的一個優(yōu)勢?!比R迪思半導(dǎo)體亞太區(qū)資深事業(yè)發(fā)展經(jīng)理陳英仁在接受與非網(wǎng)記者采訪時如是說。 發(fā)表于:5/28/2018 xilinx FPGA bit 文件加密 大家好,今天咱們聊聊 xilinx FPGA bit 文件加密 ,當(dāng)你的項目終于做完了,到了發(fā)布的關(guān)鍵節(jié)點,為了防止自己的心血被別人利用,最好對產(chǎn)品進行bit加密。 發(fā)表于:5/28/2018 vivado調(diào)用IP核詳細(xì)介紹 首先咱們來了解一下vivado的IP核,IP核(IP Core):Vivado中有很多IP核可以直接使用,例如數(shù)學(xué)運算(乘法器、除法器、浮點運算器等)、信號處理(FFT、DFT、DDS等)。IP核類似編程中的函數(shù)庫(例如C語言中的printf()函數(shù)),可以直接調(diào)用,非常方便,大大加快了開發(fā)速度。 發(fā)表于:5/28/2018 Xilinx FPGA開發(fā)工具總結(jié) 在xilinx下每種操作其實都對應(yīng)著一種工具,邏輯綜合,網(wǎng)表與constraint fie的合并,布局布線等等。 發(fā)表于:5/28/2018 Strategy Analytics: 廣告,搜索和商業(yè)將AR推向主流 Strategy Analytics無線媒體戰(zhàn)略(WMS)發(fā)布的最新研究報告《廣告,商業(yè)和搜索使增強現(xiàn)實從娛樂轉(zhuǎn)向?qū)嵱谩分赋?,廣告、搜索和商業(yè)將驅(qū)動增強現(xiàn)實的擴展,而不僅僅局限在Snapchat和PokemonGo等初期成功案例。該報告評估了這三種用例的強勁增長勢頭,因為廣告商,品牌和出版商嘗試用AR來改善用戶體驗,推動消費者互動,并改善變現(xiàn)前景。 發(fā)表于:5/28/2018 意法半導(dǎo)體第 21 年發(fā)布可持續(xù)發(fā)展報告 橫跨多重電子應(yīng)用領(lǐng)域、全球領(lǐng)先的半導(dǎo)體供貨商意法半導(dǎo)體( STMicroelectronics ,簡稱 ST ;紐約證券交易所代碼: STM )發(fā)布 了2018 年可持續(xù)發(fā)展報告。 該報告包含意法半導(dǎo)體2017年可持續(xù)發(fā)展的實施細(xì)節(jié)與重要成果,并提出其在可持續(xù)發(fā)展方面的計劃和2025目標(biāo), 陳述了公司為聯(lián)合國全球盟約十項原則和可持續(xù)發(fā)展目標(biāo)所作的貢獻。 發(fā)表于:5/28/2018 ZYNQ-7000如何生成從Flash和SD卡啟動的鏡像文件 將PL與PS部分一起使用,并且通過JTAG下載到板子運行。對于ZYNQ,有多種啟動方式,比如從JTAG啟動、從QSPI(即Flash)啟動,從SD卡啟動等。對于從JTAG啟動的,我們直接運行程序就OK了。對于從Flash和SD卡啟動的,需要我們生成這兩種情況下對應(yīng)的文件,并燒到對應(yīng)的位置才可以。 發(fā)表于:5/28/2018 為什么說學(xué)好FPGA,首先要掌握HDL 還沒學(xué)數(shù)電的先學(xué)數(shù)電。然后你可以選擇verilog或者VHDL,有C語言基礎(chǔ)的,建議選擇VHDL。因為verilog太像C了,很容易混淆,最后你會發(fā)現(xiàn),你花了大量時間去區(qū)分這兩種語言,而不是在學(xué)習(xí)如何使用它。當(dāng)然,你思維能轉(zhuǎn)得過來,也可以選verilog,畢竟在國內(nèi)verilog用得比較多。 發(fā)表于:5/28/2018 工業(yè)4.0 非易失性數(shù)據(jù)記錄 減少停機時間的能力是管理工業(yè)設(shè)施的重要因素。目前,預(yù)測停機時間難度較大且成本非常昂貴。比如,普通汽車制造廠的停機時間可能高達每分鐘22,000美元或每小時130萬美元(來源:先進技術(shù)服務(wù),2006年:“汽車行業(yè)停機成本:每分鐘22000:調(diào)查。”)。 發(fā)表于:5/28/2018 如何為 FPGA 供電尋找最佳解決方案 為 FPGA 應(yīng)用設(shè)計優(yōu)秀電源管理解決方案不是一項簡單的任務(wù),相關(guān)的技術(shù)討論有很多很多。今天小編要為大家分享的內(nèi)容『FPGA 的電源管理』主要有兩個目的—— 找到正確解決方案并選擇最合適的電源管理產(chǎn)品 如何優(yōu)化實際解決方案使其用于 FPGA 發(fā)表于:5/28/2018 中芯搶下最先進光刻機 直接追趕臺積電 身為中國半導(dǎo)體“國家隊”的中芯國際,在前臺積電、三星首席技術(shù)官梁孟松出任聯(lián)席 CEO 后,提出 2019 年要量產(chǎn) 14 納米 FinFET 的時程表,然供應(yīng)鏈透露,10 納米也計劃力拼在同年推出,以此來看,看似低調(diào)的中芯,其實早已開始密謀規(guī)劃在 2019 年連續(xù)發(fā)射 14 / 10 納米兩枚高端技術(shù)的巨型飛彈,要把與臺積電、三星之間的工藝距離縮短至 1~1.5 個世代,屆時,禁錮多年的國內(nèi)高端技術(shù)將全面破繭而出。 發(fā)表于:5/28/2018 攻克7nm后 三星宣布5nm 4nm 3nm工藝 這兩年,三星電子、臺積電在半導(dǎo)體工藝上一路狂奔,雖然有技術(shù)之爭但把曾經(jīng)的領(lǐng)導(dǎo)者Intel遠(yuǎn)遠(yuǎn)甩在身后已經(jīng)是不爭的事實。 發(fā)表于:5/28/2018 國產(chǎn)芯片重大進步 紫光推出首款自主AI芯片 近日,紫光集團旗下紫光展銳發(fā)布了首款支持人工智能應(yīng)用的8核LTE SoC芯片平臺—紫光展銳SC9863。面向全球主流市場,可實現(xiàn)AI運算與應(yīng)用,提升移動終端的智能化體驗。 發(fā)表于:5/28/2018 創(chuàng)意拚高端制程 今年確定7nm有量產(chǎn) IC設(shè)計服務(wù)廠創(chuàng)意電子今年在非挖礦機領(lǐng)域的接單符合公司成長預(yù)期,另外,在高端制程方面,首季的接單開案之后,預(yù)計第2季開始也將有相關(guān)的ASIC收入貢獻營收,市場看好創(chuàng)意第2季業(yè)績將有優(yōu)于首季表現(xiàn)。 發(fā)表于:5/28/2018 馬化騰:做芯片離騰訊很遠(yuǎn) 可以通過需求倒逼芯片設(shè)計 “未來論壇X深圳峰會”在深圳舉行。騰訊公司董事會主席兼CEO、未來科學(xué)大獎-數(shù)學(xué)與計算機科學(xué)獎捐贈人馬化騰在談到近期大熱的芯片產(chǎn)業(yè)時表示,“我最近也在思考,騰訊應(yīng)該做什么”,馬化騰說,很多人給他提過建議,例如做芯片等。但是,目前這些產(chǎn)業(yè)鏈距離騰訊很遠(yuǎn),騰訊的優(yōu)勢是有海量數(shù)據(jù),或許可以通過用戶對芯片的需求,來倒逼芯片設(shè)計。 發(fā)表于:5/28/2018 ?…577578579580581582583584585586…?