頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 So easy!產(chǎn)線信號采集卻因萬可變得如此云淡風(fēng)輕 WAGO萬可SPEEDWAY 767是具有IP67防護等級的模塊化I/O系統(tǒng),為苛刻應(yīng)用而設(shè)計。無需控制柜的自動化解決方案讓真空鍍膜生產(chǎn)企業(yè)的信號采集工作變得輕松自如。 發(fā)表于:6/24/2018 超軟IGBT續(xù)流二極管具備行業(yè)領(lǐng)先的低損耗特性 英飛凌科技Bipolar GmbH & Co. KG推出專為現(xiàn)代IGBT應(yīng)用而設(shè)計的新型二極管系列:英飛凌Prime Soft。該二極管具備改進的關(guān)斷能力,關(guān)斷速度可達5 kA/µs。Prime Soft以廣受好評的基于單硅芯片設(shè)計的IGCT續(xù)流二極管系列為基礎(chǔ)。該二極管的典型應(yīng)用為使用電壓源變換器的HVDC/FACT和中壓驅(qū)動設(shè)備,這些應(yīng)用的特點是對功率損耗的要求很高。 發(fā)表于:6/24/2018 采用CapTIvate技術(shù)的MSP430?電容觸控傳感MCU 不久的將來,智能音箱和家庭助手將隨處可見。根據(jù)朱尼普研究公司的數(shù)據(jù)顯示,在2022年前,將有超過7000萬的美國家庭安裝至少一臺智能音箱。 自從2015年首次推出以來,智能音箱的功能已經(jīng)有了顯著提升。音箱可向用戶傳遞音頻內(nèi)容,這仍是消費者為他們的家庭添置一臺(或多臺)音箱的主要原因。這些音箱配有聲控數(shù)字助手,可與用戶保持“通信”。音箱上的其他物理控制裝置必須既保持簡單的特性,同時仍可以啟用所需的功能。這些控制裝置包括簡單的電源ON/OFF按鈕,音量控制滑塊/滾輪,跳過或重復(fù)音軌的按鈕,麥克風(fēng)靜音按鈕等。 發(fā)表于:6/24/2018 圖瑪深維創(chuàng)始人鐘昕:讓深度學(xué)習(xí)進入智能醫(yī)療 2018年6月15日,由上海市經(jīng)濟和信息化委員會、上海市商務(wù)委員會、上海市長寧區(qū)人民政府指導(dǎo),上海市長寧區(qū)青年聯(lián)合會、億歐公司聯(lián)合承辦的“2018全球智能+新商業(yè)峰會——智能+大健康峰會”在上海長寧世貿(mào)展館成功舉辦。 發(fā)表于:6/23/2018 如何優(yōu)化實際解決方案以用于FPGA? 尋找為 FPGA 供電的最佳解決方案并不簡單。許多供應(yīng)商以適合為 FPGA 供電的名義推銷某些產(chǎn)品。為 FPGA 供電的 DC-DC 轉(zhuǎn)換器選擇有何特定要求?其實并不多。一般而言,所有電源轉(zhuǎn)換器都可用來為 FPGA 供電。推薦某些產(chǎn)品通常是基于以下事實:許多FPGA應(yīng)用需要多個電壓軌,例如用于 FPGA 內(nèi)核和 I/O,還可能需要額外的電 壓軌來用于 DDR 存儲器。將多個DC-DC 轉(zhuǎn)換器全部集成到單個穩(wěn)壓器芯片中的 PMIC(電源管理集成電路)常常是首選。 發(fā)表于:6/21/2018 什么是FPGA,有什么用處? FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。 發(fā)表于:6/21/2018 怎樣學(xué)習(xí)FPGA? 中國每年對于FPGA設(shè)計人才的需求缺口巨大,F(xiàn)PGA設(shè)計人才的薪水也是行業(yè)內(nèi)最高的。目前,美國已有FPGA人才40多萬,中國臺灣地區(qū)也有7萬多,而中國內(nèi)地僅有1萬左右,可見中國渴望有更多的FPGA人才涌現(xiàn)出來。 發(fā)表于:6/21/2018 FPGA的兩條發(fā)展之路,怎么走更穩(wěn)? 多種趨勢正在將FPGA推向兩條截然不同的發(fā)展道路。 發(fā)表于:6/21/2018 當FPGA越來越像SoC,F(xiàn)PGA跟ASIC還有啥區(qū)別 隨著處理器被添加到傳統(tǒng)FPGA中,可編程性被添加到ASIC中,F(xiàn)PGA和ASIC的分界線日益模糊。 發(fā)表于:6/21/2018 HDL仿真器基于事件的仿真算法 基于周期的仿真算法以時鐘周期為處理單位(與時間無關(guān))。其旨在時鐘邊沿進行計算,不管時鐘周期內(nèi)的時序,且只是用兩值邏輯(0和1)。該算法主要針對的是大規(guī)模設(shè)計(尤其是數(shù)字IC設(shè)計),且只能應(yīng)用于同步電路。 發(fā)表于:6/21/2018 ?…113114115116117118119120121122…?