頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開(kāi)發(fā)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無(wú)需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問(wèn)題,設(shè)備可以在那里重新編程。 最新資訊 日科學(xué)家開(kāi)發(fā)節(jié)能半導(dǎo)體材料 用于電動(dòng)汽車(chē) 報(bào)道稱,據(jù)悉,一旦制造成本降至百分之一以下,這種新產(chǎn)品就有望替代使用矽和碳化矽制造的現(xiàn)有功率半導(dǎo)體。 發(fā)表于:5/30/2018 適用于5nm IMEC造出全球最小SRAM芯片 面積能大幅縮小的原因就在于使用了新的晶體管結(jié)構(gòu),Unisantis與IMEC使用的是前者開(kāi)發(fā)的垂直型環(huán)繞柵極(Surrounding Gate Transistor,簡(jiǎn)稱SGT)結(jié)構(gòu),最小柵極距只有50nm。研究表明,與水平型GAA晶體管相比,垂直型SGT單元GAA晶體管面積能夠縮小20-30%,同時(shí)在工作電壓、漏電流及穩(wěn)定性上表現(xiàn)更佳。 發(fā)表于:5/30/2018 10%功耗就擊敗十年前的Q6600四核處理器 Intel還是很給力的! 如今的四核奔騰處理器TDP功耗低至10W,但是性能已經(jīng)超過(guò)了10年前的Quad Q6600處理器了,后者TDP功耗105W,也就是10%的能耗下性能就打平了。 發(fā)表于:5/30/2018 高通總裁阿蒙:不會(huì)放棄服務(wù)器芯片 在2018中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,阿蒙宣布,他們將繼續(xù)從技術(shù)和資金上支持高通與貴州省政府的合資公司華芯通,以研發(fā)服務(wù)器芯片,并支持貴州大數(shù)據(jù)產(chǎn)業(yè)和中國(guó)半導(dǎo)體產(chǎn)業(yè)的發(fā)展。 發(fā)表于:5/30/2018 特朗普又搞事兒!要對(duì)中國(guó)在美科技投資再加限 特朗普對(duì)中國(guó)試圖獲得更多美國(guó)技術(shù)表示擔(dān)憂。白宮高級(jí)官員萊特希澤(Lighthizer)和彼得?納瓦羅(Peter Navarro)推動(dòng)了此次新限制的出臺(tái)。此舉是與中國(guó)全面重新調(diào)整經(jīng)濟(jì)關(guān)系的一部分,目的是防止中國(guó)主導(dǎo)未來(lái)的高科技行業(yè)。 發(fā)表于:5/30/2018 馬化騰:“中興事件”驚醒國(guó)人 自研芯片急不可待! 報(bào)道稱,在此之前中國(guó)已經(jīng)開(kāi)始加大自主芯片的研發(fā)力度。受該事件的影響,相信中國(guó)會(huì)在該領(lǐng)域投入更多資金。據(jù)悉,中國(guó)政府將宣布一項(xiàng)新的近500億美元的資助項(xiàng)目,旨在推動(dòng)國(guó)內(nèi)半導(dǎo)體產(chǎn)業(yè)的發(fā)展。早在2014年,中國(guó)已經(jīng)推出了一個(gè)類(lèi)似的資助項(xiàng)目,融資218億美元。 發(fā)表于:5/30/2018 物聯(lián)網(wǎng)/車(chē)用電子需求擴(kuò)大,半導(dǎo)體硅晶圓供不應(yīng)求 過(guò)去10年,半導(dǎo)體硅晶圓因供過(guò)于求,使得價(jià)格不斷走跌。但從2017年初起,情勢(shì)出現(xiàn)大反轉(zhuǎn),供不應(yīng)求推升硅晶圓的報(bào)價(jià)逐季飆漲,第一季度整體報(bào)價(jià)漲幅約達(dá)20%。硅晶圓漲價(jià)的主要原因體現(xiàn)在兩個(gè)方面,一方面是車(chē)聯(lián)網(wǎng)、 發(fā)表于:5/30/2018 家電巨頭紛紛斥巨資跨界芯片產(chǎn)業(yè),專(zhuān)家稱量力而行 “不惜投資500億元、要做前十大……”近日,家電巨頭紛紛拋出了自己在芯片產(chǎn)業(yè)上的目標(biāo)。繼董明珠高調(diào)對(duì)外稱格力將不惜投500億元進(jìn)入芯片領(lǐng)域后,近日康佳集團(tuán)也宣稱,康佳集團(tuán)將成立半導(dǎo)體科 發(fā)表于:5/30/2018 為什么說(shuō)學(xué)好FPGA 首先要掌握HDL 第一句話是:還沒(méi)學(xué)數(shù)電的先學(xué)數(shù)電。然后你可以選擇verilog或者VHDL,有C語(yǔ)言基礎(chǔ)的,建議選擇VHDL。因?yàn)関erilog太像C了,很容易混淆,最后你會(huì)發(fā)現(xiàn),你花了大量時(shí)間去區(qū)分這兩種語(yǔ)言,而不是在學(xué)習(xí)如何使用它。當(dāng)然,你思維能轉(zhuǎn)得過(guò)來(lái),也可以選verilog,畢竟在國(guó)內(nèi)verilog用得比較多。 發(fā)表于:5/30/2018 學(xué)界 | 北京大學(xué)研究者提出注意力通信模型ATOC,助力多智能體協(xié)作 近日,來(lái)自北京大學(xué)的研究者在 arXiv 上發(fā)布論文,提出一種新型注意力通信模型 ATOC,使智能體在大型多智能體強(qiáng)化學(xué)習(xí)的部分可觀測(cè)分布式環(huán)境下能夠進(jìn)行高效的通信,幫助智能體開(kāi)發(fā)出更協(xié)調(diào)復(fù)雜的策略。 發(fā)表于:5/29/2018 ?…120121122123124125126127128129…?