頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 FPGA動(dòng)態(tài)局部可重構(gòu)中基于TBUF總線宏設(shè)計(jì) 目前,Xilinx公司提倡使用最新的EAPR(Early Access Partial Reconfiguration)方法實(shí)現(xiàn)FPGA動(dòng)態(tài)局部可重構(gòu)技術(shù)。該方法中用于可重構(gòu)模塊與其他模塊之間通信的總線宏是基于Slice的,但這個(gè)方法只適用于Virtex-Ⅱ,Virtex-ⅡPro,Virtex-IV和Virtex-V等器件,對(duì)于Virtex,SpartanⅡ,SpartanⅢ等器件,只能使用基于TBUF的總線宏實(shí)現(xiàn)動(dòng)態(tài)可重構(gòu)技術(shù),因此該文對(duì)基于TBUF的總線宏研究是有意義的。 發(fā)表于:2012/8/6 FPGA在嵌入式系統(tǒng)中的配置方式的探討 在當(dāng)今商業(yè)競(jìng)爭(zhēng)日益加強(qiáng)的環(huán)境中,產(chǎn)品是否便于現(xiàn)場(chǎng)升級(jí)和是否便于靈活運(yùn)用,成為商家迅速占領(lǐng)市場(chǎng)的關(guān)鍵因素。在這種背景下,Alter公司開發(fā)的基于SRAMLUT結(jié)構(gòu)的FPGA器件得到了廣泛應(yīng)用?,F(xiàn)場(chǎng)可編 發(fā)表于:2012/8/6 一種調(diào)節(jié)多核處理器硬件適應(yīng)軟件設(shè)計(jì)方法 典型的嵌入式系統(tǒng)設(shè)計(jì)人員在硬件平臺(tái)上進(jìn)行編程,他們最關(guān)注的一點(diǎn)就是硬件平臺(tái)的穩(wěn)定性。如果硬件沒有設(shè)置好,會(huì)帶來重新編寫代碼的麻煩。但是一個(gè)完全設(shè)置好的穩(wěn)定的硬件平臺(tái)還是會(huì)對(duì)其上運(yùn)行的程序有一系列的限制 發(fā)表于:2012/8/6 全同步數(shù)字頻率計(jì)的 VHDL設(shè)計(jì)與仿真 1引言頻率測(cè)量不僅在工程應(yīng)用中有非常重要的意義,而且在高精度定時(shí)系統(tǒng)中也處于核心地位,±1個(gè)計(jì)數(shù)誤差通常是限制頻率測(cè)量精度進(jìn)一步提高的重要原因。由于測(cè)頻技術(shù)的重要性,使測(cè)頻方法也有了很大的發(fā)展, 發(fā)表于:2012/8/6 基于流水線技術(shù)的并行高效FIR濾波器 數(shù)字濾波器可以濾除多余的噪聲,擴(kuò)展信號(hào)頻帶,完成信號(hào)預(yù)調(diào),改變信號(hào)的特定頻譜分量,從而得到預(yù)期的結(jié)果。數(shù)字濾波器在DVB、無線通信等數(shù)字信號(hào)處理中有著廣泛的應(yīng)用。在數(shù)字信號(hào)處理中,傳統(tǒng)濾波器通過高速 發(fā)表于:2012/8/6 設(shè)計(jì)基于 FPGA的MAC子系統(tǒng),打造與眾不同的WiMAX產(chǎn)品 技術(shù)要求和商業(yè)需求正促使WiMAX無線網(wǎng)絡(luò)技術(shù)快速升溫。通信行業(yè)面臨著進(jìn)一步降低無線通信網(wǎng)絡(luò)成本的巨大壓力,而實(shí)現(xiàn)這一點(diǎn)的一個(gè)可能方法就是提高目前的移動(dòng)網(wǎng)絡(luò)中使用的無線頻譜的使用效率。綜合利用一系列 發(fā)表于:2012/8/6 Cypress CY8CKIT-036 PSoC熱管理解決方案 Cypress公司的CY8CKIT-036PSoC熱管理擴(kuò)展板用來評(píng)估系統(tǒng)的熱管理功能和PSoC架構(gòu)的能力,支持多達(dá)4線風(fēng)扇的控制,六個(gè)不同模擬和數(shù)字傳感器組合的溫度檢測(cè),基于EEPROM的數(shù)據(jù)記錄,I2C/SMbus/PMbus主接口,熱區(qū)管理(溫度和風(fēng)扇速度的關(guān)系),檢測(cè)熱和冷卻故障或告警的算法.典型解決方案包括多個(gè)器件如CPLD,混合信號(hào)ASIC和/或有限功能以及剛性分立器件.本文介紹了CY8CKIT-036PSoC熱管理擴(kuò)展板主要功能,框圖,熱管理功能(TME)功能框圖以及擴(kuò) 發(fā)表于:2012/8/6 基于FPGA的卷積碼Viterbi譯碼器性能研究 卷積碼是一種前向糾錯(cuò)控制(ForwardErrorControl,F(xiàn)EC)編碼方式,其特點(diǎn)是接收端根據(jù)接收碼字自動(dòng)檢測(cè)和糾正信道傳輸引入的錯(cuò)誤。由于FEC方式不需要反饋信道,譯碼實(shí)時(shí)性比較好,控 發(fā)表于:2012/8/2 用模塊化設(shè)計(jì)方法實(shí)現(xiàn)FPGA動(dòng)態(tài)部分重構(gòu) 基于FPGA動(dòng)態(tài)可重構(gòu)技術(shù)將設(shè)計(jì)從一個(gè)純空間的數(shù)字邏輯系統(tǒng)轉(zhuǎn)換為在時(shí)間、空間混合構(gòu)建的數(shù)字邏輯系統(tǒng)。這種技術(shù)是數(shù)字系統(tǒng)設(shè)計(jì)方法、 設(shè)計(jì)思想的變革,使FPGA資源利用率成倍提高。目前我國(guó)在FPGA可重構(gòu)技術(shù)方面開展的研究很少。本論文闡述了采用模塊化設(shè)計(jì)實(shí)現(xiàn)FPGA動(dòng)態(tài)部分重構(gòu) 的方法,能夠使FPGA部分邏輯功能重新配置過程中,其余部分邏輯功能正常運(yùn)行,即實(shí)現(xiàn)了FPGA邏輯功能的動(dòng)態(tài)部分重構(gòu)。 發(fā)表于:2012/8/2 G.726語音編解碼在SoPC系統(tǒng)中的實(shí)現(xiàn) G.726是ITU前身CCITT于1990年在G.721和G.723標(biāo)準(zhǔn)的基礎(chǔ)上提出的關(guān)于把64kbps非線性PCM信號(hào)轉(zhuǎn)換為40kbps、32kbps、24kbps、16kbps的ADPCM信號(hào)的 發(fā)表于:2012/8/2 ?…264265266267268269270271272273…?