頭條 基于FPGA的視頻處理硬件平臺設(shè)計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價值。 最新資訊 FPGA的異步時鐘設(shè)計中的同步策略 基于FPGA的數(shù)字系統(tǒng)設(shè)計中大都推薦采用同步時序的設(shè)計,也就是單時鐘系統(tǒng)。但是實際的工程中,純粹單時鐘系統(tǒng)設(shè)計的情況很少,特別是設(shè)計模塊與外圍芯片的通信中,跨時鐘域的情況經(jīng)常不可避免。如果對跨時鐘域帶來的亞穩(wěn)態(tài)、采樣丟失、潛在邏輯錯誤等等一系列問題處理不當(dāng),將導(dǎo)致系統(tǒng)無法運行。本文總結(jié)出了幾種同步策略來解決跨時鐘域問題。 發(fā)表于:2012/5/18 基于FPGA的室內(nèi)智能吸塵平臺設(shè)計與實現(xiàn) 采用FPGA、多種傳感器和其他硬件協(xié)同工作的方法;在硬件的選型、仿真和組裝,軟件的設(shè)計、編程與調(diào)試等方面做了大量的實驗。通過實驗找到了軟硬件中存在的問題并進行了改善。得到了一個具有遙控和自主吸塵功能、結(jié)構(gòu)簡單、成本低、能夠智能躲避障礙物的基于FPGA的室內(nèi)智能吸塵平臺。 發(fā)表于:2012/5/17 基于光纜的深海攝像系統(tǒng)的設(shè)計與實現(xiàn) 為了滿足海洋資源勘探和開發(fā)過程中對可視化的需求,設(shè)計并實現(xiàn)了一套基于光纜的深海攝像系統(tǒng)。系統(tǒng)主要由上位機控制界面、視頻及數(shù)據(jù)傳輸系統(tǒng)和設(shè)備控制系統(tǒng)組成,具有視頻存儲功能,以滿足視頻回放的需求。 發(fā)表于:2012/5/17 一種消除異步電路亞穩(wěn)態(tài)的邏輯控制方法 亞穩(wěn)態(tài)是異步電路和異步FIFO 設(shè)計中的常見問題,將異步信號同步化的幾種常用方法雖能大大將降低亞穩(wěn)態(tài)發(fā)生的概率, 但無法 根除! 亞穩(wěn)態(tài)的發(fā)生。本文提出的半拍錯位同步法!, 通過附加的帶異步復(fù)位端的D 觸發(fā)器和高頻時鐘, 將異步時鐘分別同步到高頻時鐘的上升沿和下降沿, 使得過于接近的異步時鐘在時間上拉開一定的間隔, 只要選擇適當(dāng)?shù)难舆t時間和高頻時鐘, 便能徹底消除亞穩(wěn)態(tài)的發(fā)生, 在航天航空、軍事等對要求高可靠數(shù)據(jù)傳遞的應(yīng)用領(lǐng)域具有廣闊的應(yīng)用前景。 發(fā)表于:2012/5/17 基于FPGA的跨時鐘域信號處理——同步設(shè)計的重要 上次提出了一個處于異步時鐘域的MCU與FPGA直接通信的實現(xiàn)方式,其實在這之前,特權(quán)同學(xué)想列舉一個異步時鐘域中出現(xiàn)的很典型的問題。也就是要用一個反例來說明沒有足夠重視異步通信會給整個設(shè)計帶來什么樣的危害。 發(fā)表于:2012/5/17 Altera StratixV GX FPGA開發(fā)方案 Altera公司的Stratix V FPGA包括GT, GX, GS和E四個系列,采用28nm技術(shù),集成了高達28.05Gbps的收發(fā)器和獨特的硬件IP區(qū)塊,適合不同的應(yīng)用如包括PCI Express® (PCIe®)Gen3在內(nèi)的寬帶應(yīng)用,40G/100G和更高的數(shù)據(jù)應(yīng)用,高性能高精度的DSP應(yīng)用.本文介紹了Stratix V FPGA主要特性,Stratix V GT, GX和GS 器件框圖以及Altera® Stratix® V GX FPGA開發(fā)套件主要特性和元件區(qū)塊,框圖,Stratix V GX FPGA開發(fā)板主要元件表,電路圖和材料清單,PCB布局圖. 發(fā)表于:2012/5/17 基于PCI總線的高速CCD圖像存儲系統(tǒng)設(shè)計 航空偵察一個主要的途徑就是利用高性能高速攝像機進行航空拍照,采集各種圖像信息。然而,數(shù)字化的偵察圖像分辨率高、信息量大,使后續(xù)的處理、傳輸、存儲等過程的實現(xiàn)變得極為困難,從而給機載圖像/視頻系統(tǒng)的設(shè)計與實現(xiàn)帶來了巨大的挑戰(zhàn)。為了解決這些問題,本文基于某型高速相機,利用低成本FPGA,構(gòu)建了一個高性能的圖像采集存儲系統(tǒng),完成對高分辨率、高幀率偵察圖像的采集和存儲。 發(fā)表于:2012/5/17 基于DSP和FPGA的多相變頻控制器的設(shè)計與實現(xiàn) 為了解決多相變頻控制系統(tǒng)驅(qū)動信號多、對實時性要求高的問題,設(shè)計了一種基于DSP和FPGA的多相變頻控制器。提出一種利用三相PWM信號產(chǎn)生單元構(gòu)建多相PWM發(fā)生器的設(shè)計方法。該多相變頻控制器可以對任意相數(shù)、任意調(diào)制波波形進行在線設(shè)置及多種控制方法的選擇。實驗結(jié)果證明了該多相變頻控制器具有通用、靈活、可靠的特點。 發(fā)表于:2012/5/16 基于OMAP-L138 DSP和Spartan-6的SDR系統(tǒng)實現(xiàn) CriticalLink公司的某客戶需要針對多個應(yīng)用開發(fā)一個擴頻無線電收發(fā)器。該客戶已經(jīng)開發(fā)出一套算法,準(zhǔn)備用于對信號進行調(diào)制和解調(diào),但他們卻缺少構(gòu)建完整系統(tǒng)的資源和專業(yè)知識??蛻粝M密浖x無線電(SDR)系 發(fā)表于:2012/5/16 Modelsim的功能仿真和時序仿真 通過對FPGA設(shè)計中功能仿真和時序仿真的詳細介紹,有助于熟練應(yīng)用ModelSim進行一系列仿真,同時也拋磚引玉地引導(dǎo)讀者在實際中發(fā)現(xiàn)和應(yīng)用ModelSim的調(diào)試程序、比較波形等其他功能。 發(fā)表于:2012/5/15 ?…285286287288289290291292293294…?