頭條 基于FPGA的視頻處理硬件平臺設(shè)計與實現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強(qiáng)的通用性和靈活性。實驗結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價值。 最新資訊 愛特梅爾QTouch Studio 4.3軟件工具簡化觸摸設(shè)計 QTouch Studio 4.3可以滿足觸摸設(shè)計各個階段的需求,新增業(yè)界首創(chuàng)觸摸驗證向?qū)?Touch Validation Wizard) 智能觸摸界面設(shè)計功能,能夠加快上市速度 發(fā)表于:9/9/2010 基于DSP和FPGA的經(jīng)緯儀控制系統(tǒng)設(shè)計 DSP和FPGA組成的伺服控制系統(tǒng)能夠滿足復(fù)雜的控制算法要求。通過對TI公司的DSP控制芯片TMS320F2812和ALTERA公司的FPGA芯片EP1C3T144的功能和特點分析,給出了一種基于DSP和FPGA的光電經(jīng)緯儀伺服控制電路的設(shè)計方案。增加了可靠性和精度。 發(fā)表于:9/9/2010 基于FPGA原型的GPS基帶驗證系統(tǒng)設(shè)計與實現(xiàn) 隨著SoC設(shè)計復(fù)雜度的提高,驗證已成為集成電路設(shè)計過程中的瓶頸,而FPGA技術(shù)的快速發(fā)展以及良好的可編程特性使基于FPGA的原型驗證越來越多地被用于SoC系統(tǒng)的設(shè)計過程。本文討論了GPS基帶的驗證方案以及基于FPGA的設(shè)計實現(xiàn),并對驗證過程中的問題進(jìn)行了分析,并提出相應(yīng)的解決辦法。 發(fā)表于:9/9/2010 基于CPLD+DSP的實時數(shù)字圖像穩(wěn)定系統(tǒng) 數(shù)字圖像穩(wěn)定是圖像序列處理中得一項重要的前處理步驟。早期的方法是對攝像機(jī)本身的機(jī)械和光路進(jìn)行穩(wěn)定,隨著數(shù)字技術(shù)的發(fā)展,可以對采集到的圖像進(jìn)行處理,使圖像在顯示器上能夠穩(wěn)定地顯示,同時也為了更好地為后續(xù)處理提供穩(wěn)定的圖像序列,如圖像拼接、圖像增強(qiáng)、信息融合、目標(biāo)追蹤、目標(biāo)識別等各種圖像處理技術(shù)的綜合運用。 發(fā)表于:9/9/2010 Altera在IBC2010展示業(yè)界第一款單芯片4K格式轉(zhuǎn)換參考設(shè)計 2010年9月8號,北京——Altera公司(NASDAQ: ALTR)今天宣布,公司將在9月9號至14號于阿姆斯特丹RAI中心舉行的IBC2010展示業(yè)界第一款集成了串行數(shù)字接口(SDI)的單芯片4K格式轉(zhuǎn)換參考設(shè)計,展位是第5廳A19。當(dāng)今的數(shù)字影院以及數(shù)字簽名、現(xiàn)場活動和視頻會議等下一代Pro A/V應(yīng)用推動了4K分辨率的使用。 發(fā)表于:9/8/2010 FPGA/CPLD設(shè)計小技巧之Verilog篇 這是一個在設(shè)計中常犯的錯誤列表,這些錯誤常使得你的設(shè)計不可靠或速度較慢,為了提高你的設(shè)計性能和提高速度的可靠性,你必須確定你的設(shè)計通過所有的這些檢查 。 發(fā)表于:9/8/2010 賽靈思FPGA SPARTAN3A 的DDR2接口設(shè)計 基于FPGA的SDRAM控制器,以高可靠性、強(qiáng)可移植性、易于集成的特點,逐漸取代以往的專用控制器而成為主流解決方案。本文采用Xilinx公司的Spartan-3A系列FPGA和Hynix公司的DDR2 SDRAM器件HY5PS121621實現(xiàn)DDR2控制器的設(shè)計。 發(fā)表于:9/8/2010 基于FPGA的USB接口IP核設(shè)計 USB(通用串行總線)作為一種外設(shè)連接技術(shù),是計算機(jī)外設(shè)連接技術(shù)的重大變革,USB具有速度快、通用性好、擴(kuò)展性強(qiáng)、功耗低、穩(wěn)定、易開發(fā)等眾多優(yōu)點,在實踐中獲得了廣泛的應(yīng)用,逐步成為PC機(jī)的一種標(biāo)準(zhǔn)接口。USB接口控制芯片是實現(xiàn)USB設(shè)備與主機(jī)建立通信所必須的芯片,目前國內(nèi)的USB開發(fā)者所采用的芯片都是由國外的芯片商所提供,如Cypress、NEC、Motorola等大的IC設(shè)計公司,價格較貴。由于USB的廣泛應(yīng)用,國內(nèi)外眾多科研機(jī)構(gòu)和集成電路設(shè)計公司都把目光投向USB這項具有廣闊市場前景的技術(shù)。USB內(nèi)核(USB Core)是USB接口控制芯片的關(guān)鍵模塊,設(shè)計一個穩(wěn)定、高速的USB內(nèi)核更是芯片成功推向市場的前提。 發(fā)表于:9/8/2010 LTE標(biāo)準(zhǔn)下Turbo碼編譯碼器的集成設(shè)計 針對固定碼長Turbo碼適應(yīng)性差的缺點,以LTE為應(yīng)用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現(xiàn)方案。該設(shè)計可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長,平衡譯碼性能和系統(tǒng)時延。方案采用“自頂向下”的設(shè)計思想和“自底而上”的實現(xiàn)方法,對Turbo編譯碼系統(tǒng)模塊化設(shè)計后優(yōu)化統(tǒng)一,經(jīng)時序仿真驗證后下載配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。測試結(jié)果表明,系統(tǒng)運行穩(wěn)健可靠,并具有良好的移植性;集成化一體設(shè)計,為LTE標(biāo)準(zhǔn)下Turbo碼ASIC的開發(fā)提供了參考。 發(fā)表于:9/7/2010 基于FPGA的寬帶數(shù)字接收機(jī)變帶寬數(shù)字下變頻器設(shè)計 基于FPGA芯片Stratix II EP2S60F672C4設(shè)計了一個適用于寬帶數(shù)字接收機(jī)的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點,實現(xiàn)了對輸入中頻信號的高效高速處理,同時可以在較大范圍內(nèi)對信號處理帶寬靈活配置。硬件調(diào)試結(jié)果驗證了本設(shè)計的有效性。 發(fā)表于:9/7/2010 ?…461462463464465466467468469470…?