頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫(huà)面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫(huà)面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 基于FPGA的OFDM系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:2008/4/21 一種集散式數(shù)字化直流電機(jī)調(diào)速系統(tǒng)設(shè)計(jì) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:2008/4/21 德州儀器推出99%占空比的固定頻率筆記本系統(tǒng)功率控制器 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:2008/4/21 SYNPLICITY 推出 READYIP 計(jì)劃:業(yè)界首個(gè)面向 FPGA 實(shí)施的通用安全 IP 流程 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:2008/4/18 基于DSP和LBT的遙感圖像數(shù)據(jù)壓縮系統(tǒng)設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,MCU/DSP,EDA及可編程,多媒體 發(fā)表于:2008/4/18 基于DSP Builder的行車(chē)道檢測(cè)的實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,MCU/DSP,EDA及可編程 發(fā)表于:2008/4/18 自適應(yīng)同步器的FPGA實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:2008/4/18 一種基于FPGA的PCI加密卡設(shè)計(jì) 利用FPGA設(shè)計(jì)實(shí)現(xiàn)了一種基于PCI總線接口的純硬件加密卡,為PC機(jī)提供加密、簽名等服務(wù)。對(duì)采用VHDL描述的PCI接口IP軟核及其應(yīng)用方法進(jìn)行了分析;采用VHDL設(shè)計(jì)了3DES、MD5等算法模塊,并設(shè)計(jì)了其與PCI接口IP核之間的通信控制模塊;利用Quartus II進(jìn)行仿真、綜合后,下載到加密卡上的FPGA配置芯片,將上述各個(gè)模塊集成在一片F(xiàn)PGA上予以實(shí)現(xiàn);最后,采用VC++為加密卡設(shè)計(jì)了驅(qū)動(dòng)程序和測(cè)試程序,并對(duì)整個(gè)加密卡工作進(jìn)行了功能測(cè)試。 發(fā)表于:2008/4/18 智能無(wú)線電子解說(shuō)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:2008/4/17 H.264 baseline解碼器中運(yùn)動(dòng)補(bǔ)償模塊的硬件設(shè)計(jì) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程,數(shù)據(jù)采集 發(fā)表于:2008/4/17 ?…592593594595596597598599600601…?