頭條 銀湖資本完成對Altera的51%股權(quán)收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權(quán)的收購,該股權(quán)原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 賽靈思與微軟汽車業(yè)務(wù)部推出的智能車載信息系統(tǒng) 芯片及解決方案,站點首頁,芯片,EDA及可編程,汽車電子 發(fā)表于:3/31/2008 將 DSP 設(shè)計擴展為異構(gòu)硬件平臺 芯片及解決方案,站點首頁,芯片,MCU/DSP,EDA及可編程 發(fā)表于:3/31/2008 Cadence希望與中國產(chǎn)業(yè)一同起飛 專訪,站點首頁,EDA及可編程 發(fā)表于:3/28/2008 Altera的低功耗Cyclone III FPGA實現(xiàn)了便攜式應(yīng)用的高度集成 新器件,站點首頁,芯片,EDA及可編程 發(fā)表于:3/27/2008 采用FPGA設(shè)計SDH設(shè)備時鐘 芯片及解決方案,站點首頁,芯片,EDA及可編程 發(fā)表于:3/27/2008 視頻圖像灰度信號直方圖均衡的FPGA實現(xiàn) 設(shè)計應(yīng)用,站點首頁,技術(shù),EDA及可編程 發(fā)表于:3/27/2008 基于DSP和USB的高速數(shù)據(jù)采集與處理系統(tǒng)設(shè)計 芯片及解決方案,站點首頁,芯片,MCU/DSP,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:3/27/2008 基于以太網(wǎng)的信號發(fā)生與采集控制系統(tǒng)的研究 設(shè)計應(yīng)用,站點首頁,技術(shù),EDA及可編程 發(fā)表于:3/27/2008 基于FPGA的新型絕對式編碼器 介紹了一種基于FPGA的新型絕對式編碼器。利用FPGA和硬件描述語言,采用自頂向下的設(shè)計方法,實現(xiàn)了辨向模塊、串/并轉(zhuǎn)換模塊、查表譯碼模塊以及NiosⅡ軟核CPU等功能模塊的設(shè)計,以及絕對位置的準(zhǔn)確測量。該編碼器具有結(jié)構(gòu)緊湊、集成度高的優(yōu)點,以適應(yīng)工程上對絕對式編碼器小型化的要求。 發(fā)表于:3/27/2008 Xilinx推出整體設(shè)計工具套件 - ISE10.1突破性提升設(shè)計生產(chǎn)力、性能和功耗 今天宣布推出其ISE Design Suite10.1版。這一統(tǒng)一的整體解決方案為FPGA邏輯、嵌入式和DSP設(shè)計人員提供了賽靈思的整個設(shè)計工具產(chǎn)品線,其中的設(shè)計工具具有完全的互操作能力。ISE Design Suite 10.1版以平均運行速度快兩倍的特性極大地加快了設(shè)計實施速度。因此設(shè)計人員可以在一天時間里完成多次反復(fù)設(shè)計。今天的發(fā)布另外一個重要意義就是新版本采用了SmartXplorer 技術(shù), 這一技術(shù)專門為解決設(shè)計人員所面臨的時序收斂和生產(chǎn)力這兩大艱巨挑戰(zhàn)而開發(fā)。SmartXplorer技術(shù)支持在多臺Linux主機上進行分布式處理,可在一天時間里完成更多次實施過程。通過利用分布式處理和多種實施策略,性能可以提升多達38%。SmartXplorer技術(shù)同時還為用戶利用獨立的時序報告監(jiān)控每個運行實例提供相應(yīng)的工具。 發(fā)表于:3/27/2008 ?…598599600601602603604605606607…?