| 一种实时频谱仪中帧检波器的FPGA实现 | |
| 所屬分類:技术论文 | |
| 上傳者:aetmagazine | |
| 文檔大?。?span>585 K | |
| 標(biāo)簽: 实时频谱分析仪 检波器 帧检波 | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:针对实时频谱仪中无缝频谱数据量巨大导致难以进行传输和显示的问题,基于FPGA的FIFO资源设计了一种适用于实时频谱仪的帧检波器,在保留信号特征的条件下将多帧频谱数据合并为一帧进行传输与刷新。仿真与实际测试结果表明该检波器具有正峰值、负峰值、平均值和实时刷新四种检波方式,能够在检波的同时实现对分析带宽外频谱数据的截断。相比于传统基于RAM实现的帧检波器,该检波器不需要控制RAM读写地址,易于实现,占用逻辑资源较少,已在实时频谱仪中得到应用。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2