基于FPGA的USB接口数据采集系统设计
所屬分類:参考设计
上傳者:aet
文檔大?。?span>244 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:介绍了一种高速实时数据采集系统的设计。该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能同时支持单端16路和差分8路模拟信号输入,最大采样率为200 kHz,12位的转换精度。描述了系统的主要组成和FPGA模块化设计的实现方法,并给出了其核心模块的时序仿真波形图。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。