基于FPGA的高阶FIR滤波器强抗干扰数据采集系统
所屬分類:参考设计
上傳者:aet
文檔大?。?span>1904 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:介绍了一种适用于在强干扰、关键信号被无用信号淹没的情况下,实现高精度数据采集的系统。系统硬件上采用24位高精度A/D采集模拟信号,采用XILINX公司的FPGA作为主控制器;软件上通过从A/D读取数字化后的信号,再进行高阶FIR滤波,剔除了干扰信号。通过FIR滤波在数据采集系统中的运用,采集系统可以较传统数据系统有更高的采集精度和更强的抗干扰能力。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。