首頁(yè)
新聞
業(yè)界動(dòng)態(tài)
新品快遞
高端訪談
AET原創(chuàng)
市場(chǎng)分析
圖說(shuō)新聞
會(huì)展
專題
期刊動(dòng)態(tài)
設(shè)計(jì)資源
設(shè)計(jì)應(yīng)用
解決方案
電路圖
技術(shù)專欄
資源下載
PCB技術(shù)中心
在線工具庫(kù)
技術(shù)頻道
模擬設(shè)計(jì)
嵌入式技術(shù)
電源技術(shù)
可編程邏輯
測(cè)試測(cè)量
通信與網(wǎng)絡(luò)
行業(yè)頻道
工業(yè)自動(dòng)化
物聯(lián)網(wǎng)
通信網(wǎng)絡(luò)
5G
數(shù)據(jù)中心
信息安全
汽車電子
大學(xué)堂
期刊
文獻(xiàn)檢索
期刊投稿
登錄
注冊(cè)
首頁(yè)
hls
hls 相關(guān)文章(15篇)
FPGA教學(xué)——用硬件思維描述HLS設(shè)計(jì)
發(fā)表于:9/2/2022 3:01:27 PM
FPGA教學(xué)——Vitis HLS 2022.1新特性: performance pragma
發(fā)表于:8/18/2022 2:23:00 PM
基于Zynq的視頻實(shí)時(shí)拼接系統(tǒng)
發(fā)表于:2/26/2021 9:23:00 AM
AI時(shí)代來(lái)臨,EDA的變革與發(fā)展
發(fā)表于:9/18/2019 1:57:00 AM
基于SoC的新型通用彈載計(jì)算機(jī)系統(tǒng)設(shè)計(jì)
發(fā)表于:11/16/2018 1:16:00 PM
Mentor高等級(jí)邏輯綜合(HLS)流程助力FPGA
發(fā)表于:9/16/2018 8:11:27 PM
Achronix與Mentor攜手帶來(lái)高等級(jí)邏輯綜合(HLS)與FPGA技術(shù)之間的連接
發(fā)表于:8/30/2018 6:04:06 PM
Stratus HLS工具在高性能雙精度浮點(diǎn)乘法設(shè)計(jì)中的應(yīng)用流程
發(fā)表于:8/15/2018 11:08:00 AM
基于Vivado HLS的邊緣檢測(cè)硬件加速應(yīng)用
發(fā)表于:6/13/2017 12:02:00 PM
XilinxSDSoC支持16nm ZynqUltrascale+ MPSoC軟件定義編程
發(fā)表于:6/18/2016 10:15:00 PM
Mentor Graphics Catapult 平臺(tái)將設(shè)計(jì)啟動(dòng)到驗(yàn)證收斂的 總體時(shí)間縮短 50%
發(fā)表于:6/7/2016 10:25:00 PM
使用 Vivado高層次綜合工具評(píng)估IQ 壓縮算法
發(fā)表于:5/29/2016 9:43:00 PM
使用Vivado HLS實(shí)現(xiàn)OpenCV的開發(fā)流程
發(fā)表于:1/2/2014 2:01:43 PM
Xilinx Vivado HLS中Floating-Point(浮點(diǎn))設(shè)計(jì)編碼風(fēng)格與技巧
發(fā)表于:9/2/2013 3:56:33 PM
專家秘笈大放送:Vivado HLS中指針作為top函數(shù)參數(shù)的處理
發(fā)表于:9/2/2013 3:00:41 PM
?
1
?
活動(dòng)
【熱門活動(dòng)】2025年數(shù)據(jù)要素治理學(xué)術(shù)研討會(huì)
【技術(shù)沙龍】網(wǎng)絡(luò)安全+DeepSeek
【熱門活動(dòng)】2025年NI測(cè)試測(cè)量技術(shù)研討會(huì)
【熱門活動(dòng)】2024年基礎(chǔ)電子測(cè)試測(cè)量方案培訓(xùn)
【熱門活動(dòng)】密碼技術(shù)與數(shù)據(jù)安全技術(shù)沙龍
熱點(diǎn)專題
變壓器測(cè)試專題
二極管/三極管/場(chǎng)效應(yīng)管測(cè)試專題
電阻/電容/電感測(cè)試專題
傳感器測(cè)試專題
憶阻器測(cè)試專題
技術(shù)專欄
2023進(jìn)階電子測(cè)試測(cè)量?jī)x器系列培訓(xùn)第十一講上:矢量網(wǎng)絡(luò)分析儀的原理與操作
2023進(jìn)階電子測(cè)試測(cè)量?jī)x器系列培訓(xùn)第十講下:數(shù)字源表的應(yīng)用與選型
2023進(jìn)階電子測(cè)試測(cè)量?jī)x器系列培訓(xùn)第十講:數(shù)字源表的原理與操作
免費(fèi)送書|好書推薦第七彈——《CTF實(shí)戰(zhàn):技術(shù)、解題與進(jìn)階》
盤點(diǎn)國(guó)內(nèi)Cortex-M內(nèi)核MCU廠商高主頻產(chǎn)品(2023版)
Linux教學(xué)——帶你快速對(duì)比SPI、UART、I2C通信的區(qū)別與應(yīng)用!
小組
特權(quán)同學(xué)新書《勇敢的芯伴你玩轉(zhuǎn)Altera FPGA》電子版 下載 (FPGA初學(xué)者首選)
對(duì)比ARM與DSP,認(rèn)清FPGA
云課堂|精華問(wèn)答:FPGA異構(gòu)計(jì)算——原理與方法
高老師《Vivado入門與提高》中文視頻課程學(xué)習(xí)地址
熱門下載
基于多線縫隙耦合的Ka波段薄膜功分器設(shè)計(jì)
6G分布式網(wǎng)絡(luò)場(chǎng)景和需求研究
基于神經(jīng)網(wǎng)絡(luò)的加密惡意流量檢測(cè)技術(shù)研究
器件級(jí)帶電器件模型靜電放電測(cè)試標(biāo)準(zhǔn)分析及應(yīng)用
基于卡爾曼融合的雙通道微弱信號(hào)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
基于碳化硅MOSFET半橋驅(qū)動(dòng)及保護(hù)電路設(shè)計(jì)
熱門技術(shù)文章
基于級(jí)聯(lián)型二階廣義積分器的單相鎖相環(huán)設(shè)計(jì)
基于FPGA的多路SGMII接口以太網(wǎng)設(shè)計(jì)與測(cè)試
基于高性能FPGA的超高速IPSec安全設(shè)備設(shè)計(jì)與實(shí)現(xiàn)
基于殘差注意力自適應(yīng)去噪網(wǎng)絡(luò)和Stacking集成學(xué)習(xí)的局部放電故障診斷
圓形陣列式霍爾電流傳感器抗磁干擾算法研究
一種基于Yarn云平臺(tái)的基因啟發(fā)式多序列比對(duì)算法
網(wǎng)站相關(guān)
關(guān)于我們
聯(lián)系我們
投稿須知
廣告及服務(wù)
內(nèi)容許可
廣告服務(wù)
雜志訂閱
會(huì)員與積分
積分商城
會(huì)員等級(jí)
會(huì)員積分
VIP會(huì)員
關(guān)注我們
Copyright ? 2005-
2024
華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有
京ICP備10017138號(hào)-2