6月5日消息,加拿大半導體IP公司Alphawave Semi 宣布其 UCIe IP 子系統(tǒng)成功流片,采用臺積電2nm(N2) 工藝,支持 36G Die-to-Die 數(shù)據(jù)速率。該 IP 與臺積電 的 Chip-on-Wafer-on-Substrate (CoWoS) 先進封裝技術(shù)完全集成,為下一代小芯片(Chiplet)架構(gòu)解鎖了突破性的帶寬密度和可擴展性。
這一里程碑建立在最近發(fā)布的 Alphawave Semi AI 平臺的基礎(chǔ)上,表明已準備好支持未來的分解式 SoC 和超大規(guī)模 AI 和 HPC 工作負載的縱向擴展基礎(chǔ)設施。通過此次流片,Alphawave Semi 成為首批在 2nm 納米片技術(shù)上實現(xiàn) UCIe 連接的公司之一,標志著開放式小芯片生態(tài)系統(tǒng)向前邁出了重要一步。
Alphawave Semi 定制芯片和 IP 高級副總裁兼總經(jīng)理 Mohit Gupta 表示:“我們很自豪能夠在這個先進節(jié)點上通過第一個UCIe IP引領(lǐng)行業(yè)進入2nm時代。我們的 36G 子系統(tǒng)驗證了一類新型的高密度、高能效小芯片連接,并為 64G UCIe 及更高級別鋪平了道路,這對 AI 和高基數(shù)網(wǎng)絡應用至關(guān)重要?!?/p>
Alphawave Semi 是業(yè)界首批采用臺積電 2nm 工藝的 UCIe IP 子系統(tǒng)之一,可提供 36G 性能、11.8 Tbps/mm 帶寬密度、超低功耗和延遲,以及實時每通道運行狀況監(jiān)控和全面可測試性等高級功能。符合 UCIe 2.0 標準,并支持多種協(xié)議,包括 PCIe?、CXL?、AXI、CHI 等,采用 Alphawave Semi 高度可配置且高效的流協(xié)議 D2D 控制器。
Alphawave Semi 正在推進關(guān)鍵生態(tài)系統(tǒng)合作,以實現(xiàn)突破性技術(shù),利用基于 D2D 的開放小芯片互作性為行業(yè)推動更廣泛的 AI 連接平臺。Alphawave Semi 在臺積電 2nm工藝上的 UCIe IP 肯定了其作為可擴展、開放式小芯片生態(tài)系統(tǒng)的主要推動者之一的地位。
臺積電先進技術(shù)業(yè)務發(fā)展高級總監(jiān) Lipen Yuan表示:“我們與 Alphawave Semi 的最新合作突顯了我們的共同承諾,即通過設計解決方案來推動高性能計算的進步,這些設計解決方案充分利用了臺積電先進工藝和封裝技術(shù)的性能和能效優(yōu)勢。 這一里程碑表明,我們與 Alphawave Semi 等開放創(chuàng)新平臺?(OIP) 合作伙伴的密切合作如何能夠快速 交付高級接口 IP 和定制芯片解決方案,以滿足 AI 和云基礎(chǔ)設施日益增長的需求。”
Alphawave Semi 已經(jīng)在執(zhí)行其計劃,提供下一代 UCIe 解決方案,支持 64G UCIe,使 AI 和 HPC 客戶能夠在快速發(fā)展的小芯片驅(qū)動環(huán)境中處于領(lǐng)先地位。