《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 模擬設(shè)計(jì) > 業(yè)界動(dòng)態(tài) > 第一個(gè)臺(tái)積電2nm AMD Zen6霄龍CPU明年見(jiàn)

第一個(gè)臺(tái)積電2nm AMD Zen6霄龍CPU明年見(jiàn)

2025-11-10
來(lái)源:快科技

11月9日消息,近日,AMD公布2025年第三季財(cái)報(bào),不僅交出亮眼的營(yíng)收成績(jī)單,AMD蘇姿豐博士更親自證實(shí),其采用最先進(jìn)2nm程技術(shù)、代號(hào)為Venice(威尼斯)的第六代AMD EPYC(霄龍)處理器正按計(jì)劃進(jìn)行,將如期在2026年正式發(fā)布。

蘇姿豐在財(cái)報(bào)會(huì)議中重申,下一代EPYC威尼斯系列處理器將采用臺(tái)積電2nm制程技術(shù),并搭載Zen 6架構(gòu)

她確認(rèn),威尼斯芯片目前已進(jìn)入實(shí)驗(yàn)室階段,表現(xiàn)極佳。 相較于前一代的Zen 5架構(gòu)的都靈CPU,威尼斯在性能、效率與運(yùn)算密度上達(dá)到了實(shí)質(zhì)性的成長(zhǎng)。

今年4月份,AMD正式宣布,代號(hào)為Venice(威尼斯)的第六代AMD EPYC(霄龍)處理器成為業(yè)界首款完成流片(tape out),并采用臺(tái)積電先進(jìn)2nm(N2)制程技術(shù)的高效能運(yùn)算(HPC)產(chǎn)品。

現(xiàn)場(chǎng),蘇姿豐與臺(tái)積電董事長(zhǎng)兼總裁魏哲家一起手持Venice CCD,共同宣布了里程碑的一刻。

AMD表示,Venice預(yù)計(jì)將在2026年如期上市,有望早于傳統(tǒng)使用臺(tái)積電最新節(jié)點(diǎn)用戶(hù)的蘋(píng)果。

臺(tái)積電的N2制程是首個(gè)依賴(lài)全環(huán)繞柵極 (GAA) 納米片晶體管的工藝技術(shù)。恒定電壓下可將功耗降低 24%、35%,性能提高15%,同時(shí)與上一代 N3(3nm級(jí))相比,晶體管密度提高1.15倍。


subscribe.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話(huà)通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話(huà):010-82306118;郵箱:aet@chinaaet.com。