EDA與制造相關(guān)文章 一體化的CAD/CAE系統(tǒng)發(fā)展趨勢 本文從探討幾個看似簡單,但卻不被人真正了解,甚至容易誤解的概念入手。嘗試闡述了CAD的真正內(nèi)涵,進而探究了CAE與CAD之間的關(guān)系。論述了CAD/CAE系統(tǒng)的必然發(fā)展趨勢是實現(xiàn)設(shè)計仿真的一體化。 發(fā)表于:7/19/2011 一種改進的擴展RC-LDPC碼校驗矩陣構(gòu)造方法 摘要:簡要介紹了一種具有Z型結(jié)構(gòu)的擴展式RC-LDPC碼校驗矩陣的構(gòu)造方法,針對構(gòu)造中會出現(xiàn)4環(huán)的情況,提出了一種消除4環(huán)的方法,并基于非規(guī)則LDPC碼中信息節(jié)點不同度分布對性能產(chǎn)生不同影響的特點,提出了一種改進的 發(fā)表于:7/19/2011 PCB設(shè)計軟件綜述(2011版) 從開始的眾家廠商在自己擅長的領(lǐng)域發(fā)展,到后期不斷地修改和完善,或優(yōu)存劣汰、或收購兼并、或強強聯(lián)合,現(xiàn)在在國內(nèi)被人們熟知的廠商屈指可數(shù):Altium、Cadence、Mentor、Zuken、Cadsoft以及國產(chǎn)的上海青越等。下面將分廠家對目前的主流PCB軟件進行介紹。 發(fā)表于:7/14/2011 基于模型的設(shè)計滿足熱點應(yīng)用需求 目前,嵌入式技術(shù)日益成熟并越來越廣泛地應(yīng)用于工業(yè)自動化、醫(yī)療監(jiān)測、通信、汽車電子、生活娛樂等各個領(lǐng)域。迄今為止,只要我們目之能及,嵌入式系統(tǒng)已經(jīng) “無處不在”、“無所不能”。嵌入式技術(shù)在中國有著巨大的發(fā)展?jié)摿褪袌鲂枨螅袊度胧绞袌龀瘹馀畈?,發(fā)展形勢如火如荼。 發(fā)表于:7/13/2011 FeatureCAM軟件在凸輪設(shè)計與加工中的應(yīng)用 通過對雙螺旋線高速傳動凸輪的設(shè)計與制造過程中運用CAD/CAM軟件進行論述和分析,分享加工經(jīng)驗和解決方案。 發(fā)表于:7/12/2011 PCB:PALUP基板結(jié)構(gòu)工藝技術(shù) 對于PCB抄板工程師來說,除了掌握一定的抄板技術(shù)技巧和軟件應(yīng)用技能之外,還應(yīng)該對各類電路板基板材料有初步的了解,本文我們將為大家介紹一種新的基板--PALUP基板的結(jié)構(gòu)工藝和性能特征。 發(fā)表于:7/12/2011 列車用高速數(shù)字PCB電路板抗干擾設(shè)計 詳細闡明了高速數(shù)字印制電路板在設(shè)計時應(yīng)該注意的問題,闡明了在列車車載系統(tǒng)中高速數(shù)字電路將會受到哪些方面的影響,以及產(chǎn)生這些影響的原因,針對具體問題提出設(shè)計高速電路時應(yīng)該采取的幾種方法。實踐證明,采取這些方法設(shè)計的電路能夠極大提高產(chǎn)品的抗干擾性能。 發(fā)表于:7/9/2011 線性調(diào)頻信號基于FPGA IP核的脈沖壓縮設(shè)計 為實現(xiàn)線性調(diào)頻信號的數(shù)字脈沖壓縮,設(shè)計一個FPGA硬件平臺,并著重提出一種基于FPGA IP核的脈沖壓縮設(shè)計方法。針對脈沖壓縮進行了理論分析和Matlab仿真,設(shè)計完成后對系統(tǒng)軟、硬件進行了全面測試,并根據(jù)實測數(shù)據(jù)對脈沖壓縮結(jié)果進行了分析。結(jié)果表明,該系統(tǒng)可實現(xiàn)1 024點的脈沖壓縮功能,主副瓣比、主瓣寬度等指標與理論仿真結(jié)果一致。該方法的參數(shù)設(shè)置靈活,可以簡化軟件設(shè)計,縮短研發(fā)周期。 發(fā)表于:7/9/2011 Protel 99 SE制板Multisim 8仿真電路 在分析使用Multisim 8仿真功能和Protel 99 SE印制板設(shè)計功能的基礎(chǔ)上,提出一種采用Multisim 8和Protel 99 SE相結(jié)合的電子產(chǎn)品設(shè)計方法,該方法先采用Multisim 8設(shè)計電路原理圖、仿真調(diào)試并生成網(wǎng)絡(luò)表文件,再采用Protel 99 SE調(diào)用網(wǎng)絡(luò)表文件并進行相應(yīng)修改,最后進行PCB設(shè)計。 發(fā)表于:7/8/2011 Protel99 SE高頻PCB設(shè)計的研究 Protel99SE 雖然具有自動布局的功能,但并不能完全滿足高頻電路的工作需要,往往要憑借設(shè)計者的經(jīng)驗,根據(jù)具體情況,先采用手工布局的方法優(yōu)化調(diào)整部分元器件的位置, 再結(jié)合自動布局完成PCB的整體設(shè)計。布局的合理與否直接影響到產(chǎn)品的壽命、穩(wěn)定性、EMC(電磁兼容)等,必須從電路板的整體布局、布線的可通性和 PCB的可制造性、機械結(jié)構(gòu)、散熱、EMI(電磁干擾)、可靠性、信號的完整性等方面綜合考慮。 發(fā)表于:7/8/2011 如何從PSPICE過渡到Multisim? 本教程的目標受眾為那些使用過PSPICE的Multisim用戶,我們的目標是為這些正在積極尋找如何在Multisim中創(chuàng)建和仿真電路的用戶提供進階指南。本教程除了講述如何在PSPICE中完成任務(wù),同時亦為您提供使用Multisim的簡單設(shè)置步驟。無論您是否有過操作其它仿真工具的經(jīng)驗,本教程均可幫助您迅速上手Multisim。 發(fā)表于:7/7/2011 活用RC特性實現(xiàn)對CMOS數(shù)字IC的輸入保護 介紹了靈活利用RC的特性對CMOS數(shù)字IC的輸入保護措施,并重點討論了其應(yīng)用電路及其參數(shù)的設(shè)計計算過程。此方法抑制噪聲的效果非常好,可以廣泛應(yīng)用于理論及實踐性教學、工程設(shè)計等方面。 發(fā)表于:7/6/2011 片上網(wǎng)絡(luò)低功耗分析 片上系統(tǒng)(SoC)發(fā)展到片上網(wǎng)絡(luò)(NoC),能量消耗逐漸成為芯片設(shè)計的首要限制因素。通過建立CMOS電路和網(wǎng)絡(luò)通訊2個層面不同的功耗模型,從集成電路不同的設(shè)計層次、片上網(wǎng)絡(luò)通訊功耗以及NoC映射問題等方面進行NoC的低功耗設(shè)計,綜合分析NoC的低功耗設(shè)計方法。 發(fā)表于:7/6/2011 非理想運放增益誤差的MathCAD定量分析 在推導非理想運算放大器增益誤差表達式的基礎(chǔ)上,利用MathCAD分析討論運算放大器的非理想?yún)?shù)開環(huán)增益、輸入和輸出電阻對實際增益誤差的影響,對比現(xiàn)代實際運放與理想運放的差別。結(jié)果表明:運放的差模輸入電阻和輸出電阻對增益誤差的影響較小,而開環(huán)增益是主要影響因素。開環(huán)增益越大,誤差越?。荒繕嗽鲆孑^小,增益誤差也較小。對現(xiàn)代運放而言,反饋電阻可以有很大的取值范圍,基本不受運放非理想?yún)?shù)的限制。 發(fā)表于:7/5/2011 基于MATLAB軟件心跳呼吸模型的仿真設(shè)計 0引言呼吸和心跳是維持人體正常新陳代謝和功能活動所必須的生理過程。在生命探測和醫(yī)學研究領(lǐng)域,都需要進行心跳呼模型的仿真。MAT-LAB是MathWorks公司于1982年推出的一款高性能的數(shù)值計算和可視化數(shù)學軟件。它可以 發(fā)表于:7/5/2011 ?…408409410411412413414415416417…?