EDA與制造相關(guān)文章 一種基于Modelsim FLI接口的協(xié)同仿真技術(shù) 協(xié)同仿真就是利用仿真工具提供的外部接口,用其它程序設計語言(非HDL語言,如c語言等)編程,用輔助仿真工具進行仿真。Modelsim提供了與c語言的協(xié)同仿真接口。以Windows平臺為例,用戶可通過modelsim提供的c語言接口函數(shù)編程,生成動態(tài)鏈接庫,由modelsim調(diào)用這些動態(tài)鏈接庫進行輔助仿真,如圖1所示。 發(fā)表于:5/20/2011 日本VDEC采用SpringSoft VERDI偵錯軟件提升VLSI設計教育效率 2011年5月18日日本橫濱 —SpringSoft今天宣布,日本VLSI設計教育中心(VLSI Design and Education Center) (VDEC)將提供SpringSoft的Verdi?自動化偵錯系統(tǒng)給日本的國立大學、公立大學、私立大學與學院,作為教育用途。VDEC是VLSI (超大規(guī)模集成電路)技術(shù)教育中心,以提升日本半導體產(chǎn)業(yè)VLSI設計教育及支持VLSI芯片制造為宗旨。 發(fā)表于:5/19/2011 一種混合屬性數(shù)據(jù)的聚類算法 提出一種基于屬性分解的隨機分組的改進方法,以提高聚類算法的穩(wěn)定性和適用性。實驗仿真結(jié)果表明,改進算法具有很好的穩(wěn)定性和應用性。 發(fā)表于:5/18/2011 一種低壓低功耗襯底驅(qū)動軌至軌運算放大器設計 介紹了一種基于襯底驅(qū)動技術(shù)的低電壓低功耗運算放大器。輸入級采用襯底驅(qū)動MOSFET,有效避開閾值電壓限制;輸出采用改進前饋式AB類輸出級,確保了輸出級晶體管的電流能夠得到精確控制,使輸出擺幅達到軌至軌。整個電路采用PTM標準0.18 μm CMOS工藝參數(shù)進行設計,用Hspice進行仿真。模擬結(jié)果顯示,測得直流開環(huán)增益為62.1 dB,單位增益帶寬為2.13 MHz,相位裕度52°,電路在0.8 V低電壓下正常運行,電路平均功耗只有65.9 μW。 發(fā)表于:5/18/2011 西班牙天然氣公司使用 MATLAB 對電力市場進行預測 MathWorks 今天宣布,西班牙天然氣公司(GAS NATURAL FENOSA )公司已使用 MATLAB 產(chǎn)品開發(fā)出可以幫助預測產(chǎn)能和需求并優(yōu)化發(fā)電資產(chǎn)組合的模型。此外,該公司結(jié)合歷史使用模式、天氣預報、生產(chǎn)成本、監(jiān)管規(guī)制以及其他各種運營因素,開發(fā)出一套優(yōu)化和預測模型。西班牙天然氣公司員工的生產(chǎn)率因此提高了一倍,能夠更快地適應監(jiān)管要求的變化,從而使得該公司的響應時間從幾個月大幅縮減至幾周。 發(fā)表于:5/11/2011 TIP41C低頻大功率平面晶體管芯片設計 TIP41C是一種中壓低頻大功率線性開關(guān)晶體管。該器件設計的重點是它的極限參數(shù)。設計反壓較高的大功率晶體管時,首先是如何提高晶體管的反壓,降低集電區(qū)雜質(zhì)濃度NC。 發(fā)表于:5/11/2011 基于EDA技術(shù)的數(shù)字鐘設計與實現(xiàn) 摘要:為使數(shù)字鐘從電路設計、性能分析到設計出PCB版(即印制電路版)圖的整個過程能夠在計算機上自動處理完成,從而縮短設計周期、提高設計效率、戰(zhàn)小設計風險。本系統(tǒng)基于EDA技術(shù)的設計方法,提出一種采用P-MOS大規(guī)模 發(fā)表于:5/11/2011 基于給定系統(tǒng)的模糊PID控制 在借鑒傳統(tǒng)PID控制應用于單片機的方法的基礎上,引進了模糊規(guī)則的調(diào)用方式。根據(jù)偏差絕對值和偏差變化絕對值的改變,調(diào)節(jié)PID參數(shù),最后進行Matlab仿真。經(jīng)過對沒有加入PID控制、加入傳統(tǒng)PID控制與加入模糊PID動態(tài)性能的差異比較,驗證被控系統(tǒng)的動態(tài)性能得到明顯的改善。 發(fā)表于:5/9/2011 基于Avalon總線的SD卡讀寫控制器的設計 介紹Altera公司提出的SoPC技術(shù),根據(jù)SoPC系統(tǒng)Avalon總線規(guī)范,設計一種同時包含Master和Slave端口的SD卡讀寫控制器,無需CPU的干預,并且支持中斷,大大提高了SD卡的讀/寫速度。該設計的核心部分為SD卡讀/寫時序控制以及Avalon-MM總線與NiosⅡ的接口部分。該控制器在友晶科技DE2開發(fā)平臺上驗證通過,實現(xiàn)了大數(shù)據(jù)量的快速存取,滿足了一般消費類電子需求,具有較大的應用前景。 發(fā)表于:4/30/2011 基于FPGA的脈沖分頻技術(shù)研究 為了對運動控制系統(tǒng)中的脈沖進行精確控制以減少累計誤差,需要對脈沖進行分、倍頻和合成處理。介紹了通用的各種形式分頻器的實現(xiàn)方法,給出了在Altera公司的CyclONe II系列EP2C8Q208C8型號FPGA芯片上實現(xiàn)的電路原理圖和測試結(jié)果,驗證了設計的正確性和可行性。由于設計采用了參數(shù)化的方法,因此具有廣泛的應用價值。 發(fā)表于:4/29/2011 基于FPGA的寬帶數(shù)字信道化接收機的設計 現(xiàn)代電磁信號環(huán)境越來越復雜密集,要求電子戰(zhàn)接收機必須具有很寬的處理帶寬、高靈敏度、大動態(tài)范圍、多信號并行處理和大量信息實時處理的能力。而數(shù)字信道化接收機不僅可以較好地滿足上述要求,還可實現(xiàn)監(jiān)視信道內(nèi)信號的全概率截獲。數(shù)字信道化過程是寬帶數(shù)字接收機的核心,目前廣泛采用基于多相濾波的數(shù)字信道化結(jié)構(gòu)。這種結(jié)構(gòu)先用高速的模數(shù)轉(zhuǎn)換器(A/D)進行數(shù)據(jù)采樣,得到的高速數(shù)據(jù)流經(jīng)抽取降低數(shù)據(jù)速率后進入多相濾波器組,該濾波器組是由一個原型濾波器調(diào)制到多個支路。現(xiàn)場可編程門陣列(FPGA)中豐富的乘法器、鎖存器及數(shù)字信號處理算法IP核等資源,可以非常靈活地實現(xiàn)寬帶數(shù)字信道化接收處理算法。本文采用基于多相濾波器的結(jié)構(gòu)實現(xiàn)了一種高效高速的寬帶數(shù)字信道化接收機,并在Altera公司的EP3SE110F1152C4上綜合實現(xiàn),輸出載頻、相位信息。1信道化接收機的基礎理論1.1信道劃分為建立實信號多信道接收機的數(shù)學模型,首先,對實信號的數(shù)字譜作如下信道劃分:式(1)中,ωk為第k信道的歸一化中心角頻率;K為劃分信道數(shù)。圖1給出對應k=8時,實信道的頻譜分配情況。需要指出的是由于實信號的頻譜是對稱的,所以只有4個獨立的信道。圖1實信號的信道 發(fā)表于:4/29/2011 RS Components 發(fā)布具三維功能的 DesignSpark PCB 升級版 RS Components 今日宣布推出其免費印制電路板(PCB)設計軟件包 DesignSpark PCB 第二版。在與 Number One Systems 合作的情況下,DesignSpark PCB 的新特性包括 PCB 布局的獨特三維可視化以及提升的資料庫管理功能。新用戶可在 www.designspark.com/pcb 免費下載的第二版升級軟件,而工具中的“發(fā)布提醒”功能將提醒現(xiàn)有用戶進行升級。 發(fā)表于:4/26/2011 大唐電信基于GEPON系統(tǒng)的FTTH三網(wǎng)合一布線解決方案 例:某小區(qū)11棟樓房,每棟3單元,每單元7層,每層2戶,共462戶。設計光纜布線及配套設施。 發(fā)表于:4/25/2011 一無線模塊的使用經(jīng)驗 無線模塊的使用電路圖,按照資料中說的,在沒有發(fā)射的情況下,接收模塊的DATA輸出鍛應該是0電平,但是我買的這個,沒有發(fā)射信號時,接收機的DATA輸出的是雜亂的0-5V變化的信號。開始以為是接收模塊是壞的,后來換了一個后,還是一樣的。把周圍所有的電器關(guān)了以后,去掉干擾后,只有穩(wěn)壓電源和示波器,還是這樣。但是把發(fā)射模塊接上后,只要發(fā)射信號(方波)時,接收機就沒有雜波了,而且是所發(fā)射的方波。去掉發(fā)射信號(方波)后,大約過1-2秒,接收機又有雜波了。我做的是PC機和89C52的串行通信,因為雜波的存在,單片機總是在檢測串口中斷,很煩人。不知道是什么原因,那為大俠能幫幫我出謀劃策嗎?不是感激?。?!其實最初我對這款模塊的確沒有抱多大的希望,體積就那么一點,就那么幾個零件,它能夠準確的傳輸數(shù)字信號?通過實踐,覺得效果不是想象的那么糟。對于這個模塊,我覺得要注意以下幾點:電源是很重要的,紋波較大的電源絕對不能使用,這點對于接受很重要,接收模塊單獨使用一個78L05供電。其次,它與單片機的隔離要做好,不然它會受到單片機時鐘倍頻的影響,甚至沒有輸出信號。還有就是它的天線要連接好。最好是使用小的拉桿天線。導碼很重要的,我在使用時, 發(fā)表于:4/23/2011 光電轉(zhuǎn)換電路的設計與優(yōu)化 通過對光電轉(zhuǎn)換電路的前置放大及主放大電路設計的詳細分析研究,給出了電路放大、濾波、降噪等優(yōu)化處理方法,實現(xiàn)了將有用信號從噪聲中分離并輸出的目的。對光電轉(zhuǎn)換電路從原理設計到最終制板過程中影響其性能參數(shù)及穩(wěn)定性的因素進行了深入的探討,提出了對電路器件選擇、排列、布線以及降噪等方法的選擇標準和依據(jù)。 發(fā)表于:4/23/2011 ?…413414415416417418419420421422…?