頭條 基于FPGA的視頻處理硬件平臺設計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉換與疊加技術,該技術以FPGA為核心,搭配解碼電路及信號轉換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結果表明,視頻轉換與疊加技術能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應用價值。 最新資訊 基于FPGA的高速時間交替采樣系統(tǒng) 提出了一種高速高精度數(shù)據(jù)采集系統(tǒng)的設計。ADC高速采樣基于時間交替采樣結構實現(xiàn),以FPGA為邏輯控制芯片,DSP為誤差矯正算法處理中心。在對系統(tǒng)總體設計各模塊進行介紹的基礎上,重點分析了系統(tǒng)存在的偏移誤差、時延誤差和增益誤差,并描述了一種誤差矯正方法。通過實驗測試,結果表明該設計能夠實現(xiàn)1 GS/s的高速采樣,并能完成明顯的誤差矯正。 發(fā)表于:2015/8/15 基于CPLD和DS1020的多道數(shù)字延遲脈沖發(fā)生器 討論了一種可用于飛行時間質譜儀(TOF)的小型多通道時序系統(tǒng),研制一種新型高精度的可編程數(shù)字延遲/脈沖發(fā)生器。采用單片機(MCU)作為微控制器,通過可編程邏輯器件(CPLD)和可編程數(shù)字延遲線(DS1020)產(chǎn)生所需脈沖,介紹了高速數(shù)字系統(tǒng)中的定時誤差問題。該裝置可同時輸出7路脈沖,延遲分辨率最低可達0.15 ns,脈沖寬度分辨率為10 ns,可以采用外同步觸發(fā)方式完成多臺設備級聯(lián)控制。 發(fā)表于:2015/8/14 基于OTSU算法的FPGA實時繞距測量系統(tǒng) 隨著FPGA芯片集成度的提高,加之其價格低廉的優(yōu)勢,越來越多的視頻圖像處理平臺采用基于FPGA技術的方案。設計并實現(xiàn)了一個基于OTSU算法的FPGA實時繞距測量系統(tǒng)。首先設計了視頻圖像灰度化的非浮點運算實現(xiàn),然后詳細討論了OTSU算法的硬件實現(xiàn)方案,包括其原理、公式簡化、流水線處理等。經(jīng)過OTSU算法處理之后,接著通過統(tǒng)計二值圖像中雙絞線部分的列寬,計算兩個最窄列寬之間的距離即繞距。最后在片上可編程系統(tǒng)上編寫軟件模塊實現(xiàn)功能。 發(fā)表于:2015/8/14 【Tech-Workshop】最新FPGA技術發(fā)展與應用經(jīng)驗分享 如今,28納米工藝的FPGA產(chǎn)品已經(jīng)開始普及,在物聯(lián)網(wǎng)時代必將承擔更大的重任。在以閃電般速度發(fā)展的半導體產(chǎn)業(yè)里,30年足夠改變一切。接下來,F(xiàn)PGA將在哪些地方大放異彩呢? 發(fā)表于:2015/8/14 動態(tài)可信度量分析的硬件安全機制研究 以可信計算理論為基礎,根據(jù)TCG組織的TPM1.2規(guī)范中對于信任鏈的構建中實現(xiàn)動態(tài)可信度量分析的描述,提出了一種基于FPGA動態(tài)可重構的動態(tài)可信度量分析實現(xiàn)DRTM的設計方法。并且通過建立基于ARM的嵌入式系統(tǒng)與FPGA結合的系統(tǒng)驗證平臺對設計進行了測試及分析,給出了相對應的測試系統(tǒng)。通過測試證明,基于FPGA動態(tài)可重構的DRTM設計對于TPM中構建動態(tài)信任鏈是一種有益的方法。 發(fā)表于:2015/8/13 【0元試用】免費申請Altera DE2開發(fā)板 Altera DE2 多媒體開發(fā)平臺,是學習數(shù)字邏輯、計算機組織和FPGA方面的一個理想工具。該板非常適合各大學課程在實驗室環(huán)境下的一系列設計項目和復雜尖端的數(shù)字系統(tǒng)的開發(fā)和應用。 發(fā)表于:2015/8/13 2015亞洲創(chuàng)新設計大賽─進化?專注完美 由 Altera 和友晶科技連續(xù)舉辦 11 年的『 亞洲創(chuàng)新設計大賽 』,不僅是亞太區(qū)最頂尖的 FPGA 設計競賽,更是理工學生視為最高榮譽的競技場。今年總獎項高達美金十萬元,參加大賽的隊伍將有機會獲得首獎獎金 $1,000 美元,以及價值高達 $8,000 美元,搭載 Altera 最新 Stratix V FPGA 的 DE5-Net 開發(fā)板 ,作品的技術文稿也將刊登於『 亞太FPGA應用工程期刊 』及全球線上資料庫,創(chuàng)造全球曝光的機會! 發(fā)表于:2015/8/7 西門子發(fā)布Sirius 3SK2用戶友好型安全繼電器 ?Sirius 3SK2最多可實現(xiàn)六項安全功能,能夠利用軟件進行參數(shù)配置 ?用戶友好型軟件界面,只需簡單的拖放操作即可創(chuàng)建復雜的安全應用 ?市場上最纖巧、可通過軟件配置參數(shù)的安全繼電器 發(fā)表于:2015/8/7 一種易于硬件實現(xiàn)的LZW算法的應用 實測表明,遙測系統(tǒng)傳輸?shù)臄?shù)據(jù)冗余度高達90%,這嚴重降低了遙測系統(tǒng)的工作性能,而目前還沒有針對遙測數(shù)據(jù)硬件壓縮系統(tǒng)而設定的數(shù)據(jù)無損壓縮的統(tǒng)一標準。為了實現(xiàn)遙測數(shù)據(jù)硬件系統(tǒng)的無損壓縮,通過適當增加字典的分配空間,優(yōu)化LZW算法的查找方式,改進LZW算法的字典更新方法,調試出了一種易于硬件實現(xiàn)的LZW算法。最終,通過軟件仿真及實際測試,結果表明,遙測數(shù)據(jù)壓縮比達1.8:1以上,完成了設計的預期目標。 發(fā)表于:2015/8/4 基于優(yōu)化DA算法濾波器的設計及其FPGA實現(xiàn) 由于傳統(tǒng)MAC方法在設計數(shù)字濾波器時頻繁使用乘法器,導致整個系統(tǒng)運行速率下降,而一般DA算法在設計高階濾波器時存在查找表規(guī)模過大以至于難以實現(xiàn)的問題。提出一種優(yōu)化的DA算法來克服這一缺陷,為此設計了一個18階的線性相位結構的FIR低通濾波器,并用Verilog HDL語言在FPGA上實現(xiàn),在第三方仿真平臺Modelsim工具上仿真。仿真結果與MATLAB計算的理論值進行對比,驗證了此優(yōu)化算法的正確性。 發(fā)表于:2015/8/4 ?…188189190191192193194195196197…?