頭條 銀湖資本完成對Altera的51%股權收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術領導者 Altera 宣布,全球技術投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權的收購,該股權原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權,此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 基于ARM7與FPGA組成的可編程控制器 基于CAN現(xiàn)場總線、嵌入式微處理器S3C44B0X+FPGA設計的可編程控制器,采用了32位集成度高的嵌入式微處理器S3C44B0X為核心,簡化了電路的設計,提高了系統(tǒng)的可靠性及運行速度;通過FPGA配置I/O口,解決了眾多芯片I/O口不足的問題,滿足了工業(yè)控制領域的需求。同時在FPGA中實現(xiàn)的智能控制算法作為功能模塊嵌入PLC梯形圖程序中,主機執(zhí)行程序的同時,F(xiàn)PGA也在并行完成智能控制算法的運算,即不影響系統(tǒng)執(zhí)行的速度,又解決了傳統(tǒng)小型PLC不能嵌入智能算法的問題。 發(fā)表于:2/20/2012 測量位置的PSoC微控制器與LVDT 將一個LVDT(線性可變差分變壓器)連接到一個微控制器是有挑戰(zhàn)性的工作,因為一個LVDT需要交流輸入的激勵和對交流輸出的測量,以確定其可動核的位置(參考文獻1)。多數(shù)微控制器都缺乏專用的交流信號生成與處理能力,因此需要外部電路來產(chǎn)生無諧波、波幅與頻率穩(wěn)定的正弦波信號。要將LVDT的輸出信號波幅與相位轉(zhuǎn)換成與微控制器內(nèi)部ADC兼容的格式,一般需要添加外部電路。 發(fā)表于:2/20/2012 LATTICE在世界移動通信大會上展出最新的移動通信FPGA平臺 萊迪思半導體公司(NASDAQ: LSCC)今日宣布將參加于2月27日–3月1日在西班牙巴塞羅那舉辦的世界移動通信大會。萊迪思的展臺位于2.1號廳2.1A56號,并將展出公司的mobileFPGA?平臺,包括新的iCE40?和MachXO2? FPGA以及ispMACH® 4000ZE CPLD。 發(fā)表于:2/20/2012 華為授予賽靈思“2011年度核心合作伙伴”大獎 表彰其技術的領先性及出色的質(zhì)量、產(chǎn)品交付與服務支持 全球可編程平臺領導廠商賽靈思公司(Xilinx) )今天宣布榮膺華為“2011年度核心合作伙伴”大獎。華為是一家為世界頂級電信運營商,提供下一代電信網(wǎng)絡解決方案的全球領先企業(yè)。 發(fā)表于:2/20/2012 FPGA在洗片機控制系統(tǒng)中的應用 本系統(tǒng)采用了獨特的FPGA技術,實現(xiàn)了數(shù)據(jù)的高速處理。相對于傳統(tǒng)的洗片機控制系統(tǒng),本系統(tǒng)大幅度提高了溫度測量與控制過程中的精度,其控制誤差已無限接近于傳感器與A/D轉(zhuǎn)換器的綜合誤差。若采用采用高精度的溫度傳感器與A/D轉(zhuǎn)換器可以實現(xiàn)系統(tǒng)溫度的微小量測量與控制。本系統(tǒng)采用了價格低廉的LM355Z和MC14433作為溫度傳感器與A/D轉(zhuǎn)換器,實現(xiàn)了0℃"50℃范圍內(nèi)精度0.1℃的測量與控制。 發(fā)表于:2/18/2012 數(shù)字圖像空域濾波算法的FPGA設計與實現(xiàn) 本文論述了數(shù)字圖像空域濾波算法以及FIR濾波器的基本設計方法,在對關鍵路徑分析的基礎上,引入流水線設計提高運算速度,提出了濾波器的3種設計結(jié)構,給出了濾波器的設計過程,通過仿真和綜合結(jié)果可以看出,有效地節(jié)省了硬件資源,大大減小了硬件體積,增加了系統(tǒng)的可靠性。 發(fā)表于:2/17/2012 基于FPGA的精跟蹤系統(tǒng) APT系統(tǒng)分為粗跟蹤系統(tǒng)和精跟蹤系統(tǒng)。粗跟蹤系統(tǒng)主要負責完成信標光的初始時期的大范圍掃描和捕獲,引導信標光光斑進入精跟蹤視場,跟蹤精度和帶寬較低;精跟蹤系統(tǒng)主要負責完成信標光的精確跟蹤和鎖定,國內(nèi)外已進行了有關精跟蹤的不少研究,它所要求的跟蹤精度和帶寬較高,它的精度和帶寬決定了整個APT系統(tǒng)的精度和帶寬,同時它的另一個主要功能是克服因大氣擾動和平臺振動造成的信標光光斑抖動,維持穩(wěn)定的激光通信鏈路。針對目前激光無線通信所要用到的關鍵技術,和空一地激光無線通信終端應具有集成度高、功耗低、體積小和重量輕等一系列特點,本文設計了一種以FPGA作為控制芯片的精跟蹤系統(tǒng)。 發(fā)表于:2/17/2012 汽車尾燈VHDL設計 汽車尾燈VHDL設計標簽/分類:1.系統(tǒng)設計要求用6個發(fā)光管模擬6個汽車尾燈(左右各3個),用4個開關作為汽車控制信號,分別為:左拐、右拐、故障和剎車。車勻速行駛時,6個汽車尾燈全滅;右拐時,車右邊 發(fā)表于:2/17/2012 FPGA與DSP信號處理系統(tǒng)的散熱設計 FPGA與DSP信號處理系統(tǒng)的散熱設計,引言 隨著系統(tǒng)性能的不斷提升,系統(tǒng)功耗也隨之增大,如何對系統(tǒng)進行有效的散熱,控制系統(tǒng)溫度滿足芯片的正常工作條件變成了一個十分棘手的問題。通常使用風冷技術對系統(tǒng)進行散熱。采用風冷技術時要重點考慮散熱 發(fā)表于:2/17/2012 采用FPGA協(xié)處理的無線子系統(tǒng) FPGA可與DSP處理器一起使用,作為獨立的預處理器(有時是后處理器)器件,或者作為協(xié)處理器。在預處理架構中,F(xiàn)PGA直接位于數(shù)據(jù)通路中負責信號預處理,預處理后的信號可以高效又經(jīng)濟地移交給DSP處理器進行速率較低的后續(xù)處理。 發(fā)表于:2/17/2012 ?…307308309310311312313314315316…?