頭條 銀湖資本完成對(duì)Altera的51%股權(quán)收購 北京時(shí)間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對(duì) Altera 51% 股權(quán)的收購,該股權(quán)原由英特爾公司持有。同時(shí),英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對(duì) Altera 未來良好發(fā)展充滿信心。 最新資訊 基于Blackfin531的繼電保護(hù)測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn) 技術(shù)論文,站點(diǎn)首頁,技術(shù),MCU / DSP,模擬技術(shù),EDA及可編程,數(shù)據(jù)采集,儀器儀表,電力 發(fā)表于:8/29/2007 基于eCos的嵌入式精密注塑機(jī)監(jiān)控系統(tǒng)研究 技術(shù)論文,站點(diǎn)首頁,技術(shù),MCU / DSP,嵌入式系統(tǒng),EDA及可編程,工業(yè)以太網(wǎng),機(jī)器視覺,安防 發(fā)表于:8/29/2007 SoC軟硬件協(xié)同驗(yàn)證技術(shù)的應(yīng)用研究 技術(shù)論文,站點(diǎn)首頁,技術(shù),MCU / DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:8/28/2007 基于FPGA的IDE硬盤數(shù)據(jù)AES加解密研究與實(shí)現(xiàn) 提出了基于FPGA對(duì)IDE硬盤數(shù)據(jù)進(jìn)行AES加解密的方法。對(duì)算法進(jìn)行了改進(jìn)和優(yōu)化,以降低加解密過程對(duì)IDE硬盤數(shù)據(jù)傳輸速度的影響。 發(fā)表于:8/28/2007 Cadence的新“錦囊”減少了采用功能驗(yàn)證方法學(xué)的風(fēng)險(xiǎn)和時(shí)間 新器件,站點(diǎn)首頁,芯片,EDA及可編程,其他 發(fā)表于:8/28/2007 基于DSP和DSP/BIOS的實(shí)時(shí)雷達(dá)信號(hào)采集與處理系統(tǒng) 技術(shù)論文,站點(diǎn)首頁,技術(shù),MCU / DSP,EDA及可編程,數(shù)據(jù)采集,軍工,航空/航天/航海 發(fā)表于:8/27/2007 Altera第五屆全國大學(xué)教師會(huì)議在京成功舉辦 廠商新聞,站點(diǎn)首頁,資訊,EDA及可編程,要聞 發(fā)表于:8/27/2007 網(wǎng)絡(luò)處理器IP2022及其在嵌入式牌照識(shí)別系統(tǒng)中的應(yīng)用 技術(shù)論文,站點(diǎn)首頁,技術(shù),MCU / DSP,嵌入式系統(tǒng),網(wǎng)絡(luò)與通信,EDA及可編程,汽車電子,交通運(yùn)輸 發(fā)表于:8/22/2007 一種基于FPGA的幀同步提取方法的研究 簡要地介紹了M序列碼作為同步頭的幀同步提取的原理。在研究了相關(guān)處理的基礎(chǔ)上,提出了采用補(bǔ)碼配對(duì)相減匹配濾波法實(shí)現(xiàn)同步提取的新方法。該方法僅利用減法器和加法器,不僅使電路設(shè)計(jì)簡單,而且使電路得到極大的優(yōu)化,大大節(jié)省了PPGA內(nèi)部資源。 發(fā)表于:8/21/2007 一種基于FPGA的A超數(shù)字式探傷系統(tǒng)的研究 簡略介紹了超聲探傷的基本原理,并在此基礎(chǔ)上提出了一種基于FPGA的A型數(shù)字式超聲系統(tǒng)的構(gòu)成方式,著重介紹了系統(tǒng)的硬件構(gòu)成。其中,基于FPCA的數(shù)字信號(hào)處理模塊從根本上解決了傳統(tǒng)A型探傷儀的采樣速度低、處理速度慢的問題。 發(fā)表于:8/21/2007 ?…612613614615616617618619620621?