| CMOS工艺多功能数字芯片的输出缓冲电路设计 | |
| 所屬分類:技术论文 | |
| 上傳者:serena | |
| 標簽: CMOS 多功能数字芯片 | |
| 所需積分:1分積分不夠怎么辦? | |
| 文檔介紹: 为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6m CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6m CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6m CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm,并参与MPW(多项目晶圆)计划流片,流片测试结果表明,在输出负载很大时,本设计能提供足够的驱动电流,同时延迟时间短、并占用版图面积小。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2