| 雷达视频信号模拟器的硬件设计与实现 | |
| 所屬分類:技术论文 | |
| 上傳者:aet | |
| 文檔大小:219 K | |
| 標(biāo)簽: DSP | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:一种基于TMS320C6713和FPGA的雷达视频信号模拟器,给出了一种可实时模拟多批次目标回波的雷达信号模拟器的实现方案。重点介绍了系统的硬件电路及其实现,并提出一种自适应单环总线结构,用于数据的快速下载。其视频信号的生成过程不是像大多视频模拟器的杂波数据那样通过USB或PCI总线将PC机的数据实时地传输至硬件电路的缓存单元,而是通过上述总线将杂波、噪声及目标参数等数据预先一次性下载至硬件电路的Flash存储器中,生成视频信号时,各通道分别从对应的Flash中读取数据,这样,系统的最大数据吞吐量就可达到240 MB/s,完全满足视频信号产生的实时性要求。 | |
| 現(xiàn)在下載 | |
| VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2