基于Verilog HDL的SPWM全数字算法的FPGA实现
所屬分類:技术论文
上傳者:aet
文檔大?。?span>224 K
標(biāo)簽: 电子电路设计与仿真工具
所需積分:0分積分不夠怎么辦?
文檔介紹:在详细阐述正弦脉宽调制算法的基础上,结合DDS技术,以Actel FPGA作为控制核心,通过自然采样法比较1个三角载波和3个相位差为1 200的正弦波,利用Verilog HDL语言实现死区时间可调的SPWM全数字算法,并在Fushion StartKit开发板上实现SPWM全数字算法。通过逻辑分析仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。