| 基于ARM和DSP的雙核監(jiān)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) | |
| 所屬分類:技術(shù)論文 | |
| 上傳者:aet | |
| 文檔大小:306 K | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:針對(duì)遠(yuǎn)程監(jiān)控的實(shí)際需要,介紹了基于ARM微處理器S3C2410A和DSP數(shù)字信號(hào)處理器TMS320C6211雙核結(jié)構(gòu)監(jiān)控系統(tǒng)的設(shè)計(jì)方案。闡述了該系統(tǒng)的組成結(jié)構(gòu)與軟硬件設(shè)計(jì),系統(tǒng)主從設(shè)備單元之間通過(guò)I/O口與HPI接口實(shí)現(xiàn)通信。該系統(tǒng)具有性能高、功耗低、實(shí)時(shí)性好、可擴(kuò)展性強(qiáng)及工作穩(wěn)定可靠等優(yōu)點(diǎn)。 | |
| 現(xiàn)在下載 | |
| VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2