| 高阶∑△ADC中的抽取滤波器的设计 | |
| 所屬分類:技术论文 | |
| 上傳者:aet | |
| 文檔大?。?span>207 K | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:从电路实现和降低功耗的角度出发,优化并改进了梳状滤波器结构,同时设计了FIR补偿滤波器对其通带衰减进行补偿,通过合理的硬件电路安排来节省面积、提高速度,最终完成了高阶∑△ADC中的抽取滤波器的设计。经过Matlab仿真,该滤波器阻带衰减为-65dB,通带纹波为±0.05dB,过渡带为0.454fs~0.583fs,经过VerilogXL和系统验证,该滤波器完全满足 ∑△ADC的系统要求。 | |
| 現(xiàn)在下載 | |
| VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2