基于FPGA的高分辨率全景圖像處理平臺 | |
所屬分類:技術論文 | |
上傳者:aet | |
文檔大?。?span>244 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:以FPGA為核心,利用其內(nèi)部的Avalon總線技術,在SoPC Builder中將Flash和SRAM從外設及自己設計的兩個DMA采集和DMA顯示主外設集成到一個Avalon系統(tǒng)中,構建出基于FPGA的全景圖像實時處理平臺。結果證明,本系統(tǒng)可以完成對分辨率為2 048×2 048、15f/s的Camera Link接口全景圖像的實時采集、存儲并解算成適于觀察的柱面圖像,并以1 024×768的分辨率實時顯示。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2