| 基于FPGA的微處理器內核設計與實現(xiàn) | |
| 所屬分類:技術論文 | |
| 上傳者:aet | |
| 文檔大?。?span>224 K | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:設計了基于FPGA并與MCS-51單片機指令兼容的高效微處理器內核。本內核改進了傳統(tǒng)MCS-51單片機的體系結構,使每個機器周期只需一個時鐘周期,提高了指令的執(zhí)行效率。同時增加了硬件看門狗及軟件復位功能,提高了系統(tǒng)的可靠性和抗干擾能力。本內核通過了功能仿真并下載到FPGA中成功運行。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2