| H.264视频解码IP核的设计与实现 | |
| 所屬分類:解决方案 | |
| 上傳者:aet | |
| 文檔大小:590 K | |
| 標(biāo)簽: SoPC H.264 | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:H.264以其优异的性能在实时网络视频通信、数字广播电视及高清视频存储播放等方面获得广泛应用,因此研究H.264算法的硬件实现意义重大。本文设计了一种基于FPGA高效并行结构的H.264视频解码IP核,在设计中提出了优化遍历查表的CAVLC熵解码设计方案,并详细介绍了全流水线并行运算结构的反量化反DCT变换模块和帧内预测模块的硬件实现。整个设计通过 Altera 公司 Stratix II系列的 EP2S60F672C5ES平台验证,在最高时钟频率82MHz下能以50frame/s的速度解码分辨率为320*240的灰度图像,在速度,功耗,成本,可移植性等方面都具有独特的优势和良好的发展空间。 | |
| 現(xiàn)在下載 | |
| VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2