《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 可編程邏輯 > 業(yè)界動(dòng)態(tài) > Multitest的UltraFlat(tm)工藝達(dá)到要求

Multitest的UltraFlat(tm)工藝達(dá)到要求

2012-02-10
來(lái)源:Csia
關(guān)鍵詞: 工藝技術(shù) UltraFlat

  IDM與Multitest公司日前宣布其UltraFlat(tm)工藝達(dá)到高測(cè)試并行度垂直探針卡應(yīng)用要求。
  
  對(duì)于DDR3內(nèi)存等應(yīng)用,晶圓級(jí)測(cè)試中的電路板平面度要求變得日益重要。為優(yōu)化MLO/MLC附屬裝置和接觸單元界面,需要一個(gè)更佳的表面。此外,更平整的印刷電路板要求探針接觸的變形度更小,同時(shí)降低了接觸磨損。
  
  利用印刷電路板疊放工藝和印刷電路板結(jié)構(gòu)的相關(guān)知識(shí),Multitest推出符合上述要求的新型UltraFlat(tm)工藝。UltraFlat(tm)通過(guò)消除印刷電路板的翹曲/彎曲,保證相對(duì)苛刻的總平面度誤差。與可提供臨時(shí)平整印刷電路板的“平整-烘烤”工藝不同,Mutltitest的UltraFlat(tm)工藝為印刷電路板帶來(lái)持久的整體平面度。通過(guò)UltraFlat(tm),Multitest通??梢赃_(dá)到1.0%的翹曲/彎曲要求。
  
  

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。