正如之前的報道所說,歐盟之前曾經(jīng)提出一個歐洲處理器計劃(European Processor Initiative :簡稱EPI)。根據(jù)該計劃,歐洲將獨立開發(fā)創(chuàng)新型超級計算機和數(shù)據(jù)生態(tài)系統(tǒng)戰(zhàn)略計劃的重要一環(huán),這確保歐洲擁有高端芯片設(shè)計的核心競爭力,這也是許多應(yīng)用領(lǐng)域的關(guān)鍵點。
EPI有來自10個歐洲國家的27個合作伙伴。受益于來自歐洲的新技術(shù),歐洲科學家和工業(yè)屆人士將能使用世界一流的高效能計算機,這將促進歐洲的科技領(lǐng)導力、工業(yè)競爭力、工程技術(shù)和專利技術(shù),以及整個社會的大發(fā)展。
根據(jù)他們的最初規(guī)劃,這些處理器的第一代芯片預(yù)計在2020年推出,以便及時地為歐盟將在2020-2021年間部署的E級先導系統(tǒng)提供支撐,而第二代芯片將于2023-2024年助力歐盟的第一套E級系統(tǒng)。這項系統(tǒng)工程由EuroHPC(歐洲超算聯(lián)盟)主導,該組織成立的初衷就是使歐洲在高性能計算技術(shù)方面與美國、中國和日本并駕齊驅(qū)。這項任務(wù)的部分工作涉及開發(fā)自研組件,以增強歐盟成員國對超級計算機的自主可控能力。
但從最新的報道可以看到,EPI最新的的目標是到2022年將把ARM和RISC-V的組合芯片用于高性能計算(HPC),這比原計劃晚一年。
項目項目合作伙伴已經(jīng)完成了其RISC-V加速器體系結(jié)構(gòu)的第一個版本,名為EPAC,并預(yù)計在明年的三年項目結(jié)束之前測試芯片。代號為Titan的EPAC測試芯片芯片將與PCIe EPAC測試平臺相輔相成,可以測試和增強體系結(jié)構(gòu),以備將來修訂和構(gòu)建原型系統(tǒng)。
該項目旨在到2022年,在臺積電的6nm工藝上生產(chǎn)使用ARM Zues和RISC-V內(nèi)核生產(chǎn)代號為Rhea的多核設(shè)備。按原定時間表計劃,這將在2021年完成。代號為Cronos的第二代設(shè)備將結(jié)合包括EPAC加速器與ARM Neoverse V1高性能數(shù)據(jù)中心核心。這將是2023年建造歐洲百億億次超級計算機的主要引擎。

RISC-V的先驅(qū)SiPearl一直是這個項目的關(guān)鍵人物,SiPearl與Arm簽署了許可協(xié)議并在德國開設(shè)了一家分支機構(gòu)。競爭對手SiFive還與巴塞羅那超級計算機中心以及EPI合作伙伴合作,為百億億超級計算機使用RSIC-V技術(shù)。
“SiFive在百億億次計算非常感興趣,我們與BCS Barcelon合作,使用的是一個完整的系統(tǒng)模型的模擬框架,并增加了RISC-V標準的向量處理器,使exascle處理更加強大,”SiFive性能架構(gòu)的高級總監(jiān)Nasr Ullah說。
EPI項目已經(jīng)具有支持RISC-V向量內(nèi)在函數(shù)和C / C ++代碼自動并行化的編譯器,并且正在仿真中評估生成的代碼平臺可為應(yīng)用程序,編譯器和體系結(jié)構(gòu)的整體協(xié)同設(shè)計提供詳細的見解。其他軟件開發(fā)工具(SDV)正在為異構(gòu)ARM + RISC-V體系結(jié)構(gòu)調(diào)整操作系統(tǒng)。
該芯片不僅涉及百億億次超級計算機。該項目還正在為汽車工業(yè)開發(fā)概念驗證,以展示歐洲處理器倡議IP如何實現(xiàn)未來的ADAS功能,從而為通過RISC-V平臺,Kalray的MPPA和EPAC加速EPAC加速器鋪平道路。Menta eFPGA IP作為加速器。
