EDA與制造相關文章 FPGA實現(xiàn)的任意波形發(fā)生器的設計 運用DDS原理,進行任意波形發(fā)生器的設計,使得任意波形發(fā)生器兼顧DDS的優(yōu)點。設計中通過實現(xiàn)DDS模塊與單片機接口的控制部分將頻率控制字由單片輸入到輸入寄存器模塊,由相位累加器模塊對輸入頻率控制字進行累加運算,輸出作為雙口RAM的讀地址線,讀數據線上即輸出了波形幅度量化數據。其中雙口RAM的內容由單片機進行更新,從而實現(xiàn)任意波形的發(fā)生。本設計中的相位累加器采用了8級流水線結構借助前5級的超前進位的方法,使得編譯的最高工作頻率由317.97MHz提高到336.7MHz,實現(xiàn)了任意波形的發(fā)生,節(jié)約了成本,提高了開發(fā)周期,具有可行性。 發(fā)表于:12/28/2010 ISSP結構化ASIC解決方案 結構化專用集成電路(structuredASIC)對設計工程師而言還是一個新名詞,然而目前已經有多家公司正計劃涉足這一領域。快速硅解決方案平臺(ISSP)是一種結構化ASIC解決方案,該技術適合于高速ASIC設計,這是因為ISSP可以 發(fā)表于:12/27/2010 脈沖壓縮原理及FPGA實現(xiàn) 摘要:為解決雷達作用距離和距離分辨力的問題,分析了線性調頻脈沖壓縮的原理及工程實現(xiàn)方法,并利用Matlab軟件對加權前后的線性調頻信號脈沖壓縮波形進行對比。簡述了分布式(DA)算法的基本原理,給出一種基于FPGA分 發(fā)表于:12/27/2010 Altium攜手蘇州大學共建電子設計聯(lián)合實驗室 全球領先的一體化電子產品開發(fā)解決方案提供商Altium日前宣布與蘇州大學合作共建電子設計聯(lián)合實驗室,通過開展電子電路設計、FPGA數字電路設計及SoPC嵌入式系統(tǒng)設計領域相關的教學合作,進一步提升江蘇省及周邊地區(qū)電子設計人才的綜合素養(yǎng)。長久以來,Altium一直堅持深耕教育領域,通過不斷加強與大專院校的合作,支持中國高校電子設計人才的培養(yǎng),從而為中國電子設計行業(yè)的發(fā)展貢獻力量。 發(fā)表于:12/24/2010 SpringSoft LAKER定制版圖系統(tǒng)贏得2010年最佳電子設計獎 專業(yè)IC設計軟件全球供貨商SpringSoft宣布,該公司的Laker? 自動化定制版圖系統(tǒng)榮獲電子設計雜志(Electronic Design Magazine)頒發(fā)2010最佳電子設計獎(Best Electronic Design 2010 Award),表彰最新版Laker系統(tǒng)在定制芯片數字布局布線解決方案和OpenAccess (OA)互操作性的成就。 發(fā)表于:12/22/2010 基于FPGA的自適應鎖相環(huán)設計 摘要:利用鎖相環(huán)進行載波跟蹤是獲取本地載波的一種重要方法,針對鎖相環(huán)的噪聲性能和跟蹤速度不能同時達到最優(yōu)的限制,在鎖相環(huán)PLL中引入自適應模塊,根據環(huán)路所處的環(huán)境自適應對PLL環(huán)路參數做出調整。設計中利用仿 發(fā)表于:12/20/2010 使用Virtex-5 FPGA實現(xiàn)LTE仿真器 LTE系統(tǒng)的無線接入部分Node-B,是連接無線電和整個互聯(lián)網協(xié)議核心網絡之間的邊緣設備。這種架構無法監(jiān)測和測試等效于UMTS中間鏈路上的元件。必須通過無線電接口,才能有效地測試LTE網絡元件。 發(fā)表于:12/17/2010 基于FPGA的HD-SDI下變換的研究與設計 摘要研究了一種采用FPGA將高清數字電視信號轉換為標清數字電視信號的方法,利用重采樣等技術降低了圖像中每行的有效像素和垂直行,完成了HD-SDI到SD-SDI的下變換。設計實現(xiàn)簡單,目前已運用于實際工程當中。關鍵詞 發(fā)表于:12/17/2010 MATHWORKS 為 REAL-TIME WORKSHOP 提供新的并行計算支持 MathWorks 日前發(fā)布了一項新功能,該功能可幫助致力于結合參考模型進行組件化設計的工程師縮短代碼生成時間。 發(fā)表于:12/16/2010 利用 IDDR 簡化亞穩(wěn)態(tài) 在FPGA等同步邏輯數字器件中,所有器件的寄存器單元都需要預定義信號時序以使器件正確地捕獲數據,進而產生可靠的輸出信號。當另一器件將數據發(fā)送給FPGA時,F(xiàn)PGA的輸入寄存器必須在時鐘脈沖邊沿前保證最短的建立時間和時鐘脈沖邊沿后的保持時間,從而確保正常完整地接收信號。 發(fā)表于:12/16/2010 基于信號完整性分析的高速PCB設計 在高速PCB設計過程中,僅僅依靠個人經驗布線,往往存在巨大的局限性。介紹利用Cadence軟件對高速PCB進行信號完整性仿真。結合以CycloneII為核心的遠距離無線通信系統(tǒng)控制模塊的PCB設計,利用Cadence的SPEECTRAQuest,提取器件的IBIS模型,確定關鍵信號線的拓撲結構,做信號完整性仿真。依靠仿真結果指導設計和制作,極大地提高了電路設計質量,縮短了研發(fā)周期。本文主要介紹反射和串擾仿真。 發(fā)表于:12/16/2010 基于HyperLynx的高速PECL交流耦合時鐘 在目前的高速時鐘的電平標準中,PECL(正電壓射極耦合邏輯)是應用較廣泛的一種,絕大多數高速ADC(A/D轉換器)、DAc(D/A轉換器)器件都支持這一時鐘電平。本文敘述。PECL的原理和常見端接方式,結合在ADc系統(tǒng)中的應用,使用HyperLynx工具對設計后的電路進行仿真以驗證設計思想。 發(fā)表于:12/15/2010 X波段小步進頻率合成器的設計及實現(xiàn) 介紹一種小步進、低相位噪聲的頻率合成方法。采用直接數字合成(DDS)產生小步進信號,利用5 MHz整數步進鎖相環(huán)與混頻電路組合方式改善了合成器的雜散和相位噪聲。 發(fā)表于:12/13/2010 基于HyperLynx的數字電路設計綜合仿真方法 針對數字電路系統(tǒng)設計中存在的信號完整性、散熱、電磁兼容性(EMC)等問題,結合HyperLynx仿真軟件提出了一種綜合仿真方法。通過雷達信號處理機的設計實例,詳細描述了HyperLynx各仿真模塊的功能和特點,為數字電路系統(tǒng)設計與仿真提供了重要參考。 發(fā)表于:12/13/2010 萊迪思的“POWER 2 YOU”能夠幫助設計人員降低電路板的設計成本和復雜性 萊迪思半導體公司(NASDAQ: LSCC)今天宣布推出印刷版的書“Power 2 You”, 針對電路板的電源管理功能,為設計人員提供150頁的技術細節(jié)和設計考慮。作者是Srirama(“Shyam”) Chandra,他是電源管理領域被認可的專家,發(fā)表了多篇有關電源管理的文章。 發(fā)表于:12/9/2010 ?…425426427428429430431432433434…?