頭條 基于FPGA的視頻處理硬件平臺設計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應用價值。 最新資訊 基于CPLD/PPGA的出租車計費系統(tǒng) 介紹了出租車計費器系統(tǒng)的組成及工作原理,簡述了在EDA平臺上用單片CPLD器件構(gòu)成該數(shù)字系統(tǒng)的設計思想和實現(xiàn)過程。論述了車型調(diào)整模塊、計程模塊、計費模塊、譯碼動態(tài)掃描模塊等的設計方法與技巧。 發(fā)表于:2011/6/25 基于FPGA的軟件無線電可編程DDC的設計 本文所設計的簡單DDC系統(tǒng)可以完成基本的下變頻功能,適用于各種需要進行下變頻的場合。并可免去使用專業(yè)DDC芯片的麻煩,有效實現(xiàn)所期望的功能。程序設計和實驗表明,將接收進來的經(jīng)過采樣量化的數(shù)字中頻信號進行數(shù)字式下變頻在單片F(xiàn)PGA中完成是完全可行的?!?/a> 發(fā)表于:2011/6/25 基于FPGA的多路I2C總線設計與實現(xiàn) 介紹了一種基于FPGA的多路I2C總線設計與實現(xiàn)。主要包括系統(tǒng)處理器、局部總線、FPGA邏輯模塊、負載設備幾部分,實現(xiàn)了從處理器局部總線到I2C協(xié)議的轉(zhuǎn)換及其多路擴展,使系統(tǒng)具有多個I2C總線通道,且每一路I2C總線上能掛載多個不同的主設備或從設備。該系統(tǒng)中各路I2C總線相互獨立工作,沒有干擾和影響。 發(fā)表于:2011/6/24 基于CPLD的視頻疊加 本文介紹了電視機行場掃描的原理,提出了一種視頻信號疊加的思路,采用CPLD作為控制器,方便靈活,只需根據(jù)一定的算法還可實現(xiàn)任意圖形和漢字字符的疊加,由于時間有限,本文不再敘述。 發(fā)表于:2011/6/24 基于CPLD的電梯運行控制器的設計 該系統(tǒng)軟件設計中,成功編譯并仿真VHDL源程序,且對仿真圖進行合理分析。在硬件實驗過程中,對VHDL源程序進行成功下載,所得實驗結(jié)果與軟件仿真結(jié)果完全相符,從而證明電梯運行控制器的設計滿足系統(tǒng)功能要求。 發(fā)表于:2011/6/24 Leon3軟核的FPGA SelectMap接口配置設計 摘要:與通常采用外圍的CPLD器件和CPU來產(chǎn)生配置接口控制邏輯的方法不同,本文設計了采用嵌入到FPGA的Leon3開源CPU軟核來控制實現(xiàn)Virtex系列FPGA的SelectMap接口配置的方法,可將其應用于對FPGA芯片的在線配置。該方 發(fā)表于:2011/6/24 LIFO或FIFO:測量數(shù)據(jù)中心以太網(wǎng)時延方法探討 時延是數(shù)據(jù)中心以太網(wǎng)的一個關(guān)鍵性能指標。這是因為在高頻率金融交易(HFT)、高性能計算(HPC)和類似的性能敏感型環(huán)境中,超低時延10GbE交換功能是處理巨大網(wǎng)絡流量的關(guān)鍵,這常常意味著每天上百萬次的 發(fā)表于:2011/6/24 基于FPGA的彩色圖像增強系統(tǒng) 設計一個基于FPGA的實時視頻圖像處理系統(tǒng),包含增強對比度擴展和色飽和度兩種處理方法,相比于DSP和ASIC方案來說,F(xiàn)PGA在性能和靈活性方面具有絕對優(yōu)勢,應用FPGA設計視頻通信系統(tǒng)更普遍。 發(fā)表于:2011/6/24 基于Spartan-3E的安全通信系統(tǒng)的實現(xiàn) 服務器端采用XILINX公司的Spartan-3e開發(fā)平臺,在該平臺上構(gòu)建基于MicrBlaze處理器和Xilkernel操作系統(tǒng)的嵌入式系統(tǒng),在該系統(tǒng)中通過定制AES加密IP、鍵盤IP、LCD IP、通用擴展接口控制IP并添加EDK中自帶的網(wǎng)絡控制器IP、串口IP等,服務器端的系統(tǒng)結(jié)構(gòu)框圖如圖1所示。當服務器端收到經(jīng)過AES加密的請求IP數(shù)據(jù)包時,在服務器端,信息需要經(jīng)過AES解密處理,根據(jù)解密后信息分析并提取請求方的ID信息和IP信息,客戶端的ID信息是唯一的授權(quán)證號,根據(jù)客戶端的ID信息,作出相應的處理。 發(fā)表于:2011/6/24 基于FPGA的串行通信控制系統(tǒng)的設計 在Altera Cyclone II平臺上采用“自頂向下”的模塊化設計思想及VHDL硬件描述語言,設計了串行通信控制系統(tǒng)。在Quartus II軟件上編譯、仿真后下載到FPGA芯片EP2C5Q208上,進行在線編程調(diào)試,實現(xiàn)了串行通信控制功能?;贔PGA的系統(tǒng)設計調(diào)試維護方便、可靠性高,而且設計具有靈活性,可以方便地進行擴展和移植。 發(fā)表于:2011/6/22 ?…389390391392393394395396397398…?