頭條 基于FPGA的視頻處理硬件平臺設(shè)計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價值。 最新資訊 FPGA幫您實現(xiàn)家居遙控 本文以單片機和大規(guī)模可編程門陣列FPGA為基礎(chǔ),以記錄波形的思想設(shè)計了一款自學(xué)習(xí)式通用家居遙控器,又為原本無遙控功能的電燈、電扇、窗簾等設(shè)施追加了教練+學(xué)習(xí)+控制的遙控模型,在電腦上安裝了Girder軟件后還可實現(xiàn)對電腦的遙控。 發(fā)表于:2011/7/4 基于 FPGA XC3S1500開發(fā)板的太陽能自動跟蹤系統(tǒng) 本文設(shè)計的太陽跟蹤系統(tǒng)適用于太陽能熱水器、太陽能灶、太陽能電池等需要跟蹤太陽地裝置。跟蹤控制系統(tǒng)采用了視日運動跟蹤方法,通過基于FPGA的高度角方位角計算模塊準(zhǔn)確計算出太陽的高度角和方位角。利用轉(zhuǎn)動精確的步進(jìn)電機驅(qū)動,可以精確地跟蹤太陽,有效提高太陽跟蹤裝置的太陽能吸收效率。 發(fā)表于:2011/7/4 基于FPGA的IP核8051上實現(xiàn)TCP/IP的設(shè)計 在FPGA中植入8051后, 還可在上面實現(xiàn)簡單的TCP/IP協(xié)議, 以支持遠(yuǎn)程訪問或進(jìn)行遠(yuǎn)程調(diào)試, 這只是在嵌入FPGA的8051上的一個應(yīng)用。為了保證用戶能夠?qū)?051實現(xiàn)不同的控制操作,設(shè)計時也可以采用一個外部flash對8051進(jìn)行加載, 這樣, 用戶只需要將編譯好的匯編語言代碼加到flash就可以控制8051的工作, 而此時用戶完全不需要對FPGA進(jìn)行操作就能實現(xiàn)簡單的控制,而這需要的僅僅只是keil的編譯環(huán)境。 發(fā)表于:2011/7/3 基于FPGA的雙通道旋轉(zhuǎn)變壓器測角系統(tǒng) 提出并建立了一種基于FPGA的雙通道旋轉(zhuǎn)變壓器測角系統(tǒng)。該方案的主要特點是充分利用了FPGA豐富的硬件資源,將復(fù)雜的數(shù)學(xué)運算和控制運算用硬件來實現(xiàn),大大提高了轉(zhuǎn)換的速率和整個系統(tǒng)的穩(wěn)定性。該方案也可以輕松地移植到更多極對數(shù)的旋轉(zhuǎn)變壓器或感應(yīng)同步器上,可進(jìn)一步提高轉(zhuǎn)換的精度。 發(fā)表于:2011/7/3 在FPGA中實施4G無線球形檢測器的方案 該方法通過多次迭代,計算出信道矩陣的偽逆矩陣的行范數(shù),然后確定信道矩陣最佳列檢測次序。根據(jù)迭代次數(shù),該方法可以選擇出范數(shù)最大或者最小的行。歐幾里德范數(shù)最小的逆矩陣行表示天線的影響最強,而歐幾里德范數(shù)最大的行則表示天線的影響最弱。這種新穎的方法首先處理最弱的數(shù)據(jù)流,隨后依次迭代處理功率從高到低的數(shù)據(jù)流。 發(fā)表于:2011/7/3 基于FPGA的任意波形發(fā)生器設(shè)計與研究 在此基于DDS技術(shù)進(jìn)行任意波形發(fā)生器的研制。以單片機為控制核心,采用FPGA芯片EP1C3T144C8,通過使用相位累加器和波形ROM等模塊實現(xiàn)DDS功能,可產(chǎn)生正弦波、方波、三角渡與鋸齒波等常規(guī)波形,而且能夠產(chǎn)生任意波形,并通過鍵盤一一對應(yīng)波形,從而滿足研究的需要。最后給出系統(tǒng)產(chǎn)生的測試數(shù)據(jù),并對影響頻譜純度的雜散與噪聲產(chǎn)生的原因進(jìn)行分析。 發(fā)表于:2011/7/2 基于NiosⅡ軟核的嵌入式多路視頻點播系統(tǒng) SOPC =NiosⅡ軟核+FPGA這個創(chuàng)新的概念為嵌入式設(shè)計帶來的極大的便利和靈活性。利用強大的SOPC開發(fā)平臺和豐富的IP資源,可大量縮短系統(tǒng)設(shè)計周期,而且系統(tǒng)的改進(jìn)也變得十分方便。本文提出的通過把用戶自定義的硬盤讀寫模塊整合到SOPC平臺上,與NiosⅡ無縫接合,成功實現(xiàn)了多路視頻數(shù)據(jù)的并發(fā)點播。 發(fā)表于:2011/7/2 基于XQ2V1000 FPGA的數(shù)字脈沖壓縮系統(tǒng)實 本文基于快速傅里葉IP核可復(fù)用和重配置的特點,實現(xiàn)一種頻域的FPGA數(shù)字脈壓處理器,能夠完成正交輸入的可變點LFM信號脈沖壓縮,具有設(shè)計靈活,調(diào)試方便,可擴展性強的特點。 發(fā)表于:2011/7/2 基于CPLD的GPIB控制器 GPIB控制器芯片是組建自動測試系統(tǒng)的核心,在測試領(lǐng)域應(yīng)用廣泛。本文擬討論用ALTERA公司的低成本CPLD來實現(xiàn)GPIB控制器的功能。GPIB控制器芯片的硬件設(shè)計主要分為狀態(tài)機的實現(xiàn)、數(shù)據(jù)通道和微處理接口的設(shè)計。本文重點介紹了各個模塊的實現(xiàn)原理。 發(fā)表于:2011/7/2 基于CPLD的鍵盤控制器設(shè)計 由于CPLD的可再編程性質(zhì),可以將同一裝置用于不同的鍵盤和產(chǎn)品,而收到高產(chǎn)量、低成本的效果,同時也節(jié)約了單片機的資源以做它用??稍倬幊痰奶攸c輔之簡便易用的設(shè)計工具,使設(shè)計可以進(jìn)行晚期更改,提高了產(chǎn)品設(shè)計的靈活性,降低了風(fēng)險。在單片機應(yīng)用系統(tǒng)中,利用鍵盤接口輸入數(shù)據(jù),是實現(xiàn)現(xiàn)場實時調(diào)試、數(shù)據(jù)調(diào)整和各種參數(shù)設(shè)置最常用的方法。單片機的外圍鍵盤擴展電路有多種實現(xiàn)方式,例如直接利用單片機的I/O接口,或者采用8255A接口芯片,就可以實現(xiàn)外圍鍵盤的擴展功能。但是,在這些方法中,鍵盤擴展電路需要占用單片機的資源對按鍵 發(fā)表于:2011/7/1 ?…384385386387388389390391392393…?