快速中值滤波算法的改进及其FPGA实现
所屬分類:技术论文
上傳者:aet
文檔大?。?span>503 K
標(biāo)簽: 中值滤波 现场可编程门阵列 快速算法
所需積分:0分積分不夠怎么辦?
文檔介紹:针对传统中值滤波算法排序量大、速度慢且处理效果模糊的问题,在快速中值滤波算法的基础上,提出了一种加入阈值比较、且具有更高并行流水结构的改进算法,并在现场可编程门阵列(FPGA)硬件平台上实现了该算法。实验结果表明,改进的快速中值滤波算法不仅减少了比较的次数,还更好地保护了图像的细节,可满足图像预处理对实时性的要求。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。