| 基于FPGA的雷达杂波速度谱图的实现方法 | |
| 所屬分類:技术论文 | |
| 上傳者:aet | |
| 文檔大?。?span>140 K | |
| 標(biāo)簽: 运动杂波 杂波抑制 速度谱图 | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:在雷达信号处理中,为了对低速运动杂波进行有效的抑制,研究了一种杂波速度谱图的建立方法。此杂波速度谱图的建立在FPGA中实现,通过对雷达实际回波数据在FPGA中的处理得到运动杂波速度图。实验结果表明,该方法设计出的杂波速度谱图与仿真结果一致,可以有效地抑制静止和慢速运动的杂波。并且由于超大规模可编程器件的高效处理能力,使其工程实现方便、灵活,具有很强的实用性。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2