《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > 傳三星1c DRAM良率突破50% HBM4下半年量產

傳三星1c DRAM良率突破50% HBM4下半年量產

2025-07-21
來源:芯智訊
關鍵詞: 三星 HBM DRAM 內存

7月18日消息,據韓國媒體sedaily報道,三星電子10nm級第六代(1c)DRAM制程的良率已經超過50%,計劃導入第六代HBM(HBM4),并在今年下半年量產。

據了解,1c DRAM 制程節(jié)點約為11~12nm,是10nm級的第六代產品。相較于現行主流的第4代(1a,約14nm)與第5代(1b,約12~13nm)DRAM,1c具備更高密度與更低功耗,芯粒厚度也更薄,有利于在HBM4中堆疊更多層的內存顆粒,大幅提升容量與帶寬密度。

目前HBM市場仍由SK海力士與美光主導。SK海力士率先出貨基于1b DRAM制成的HBM4樣品,并掌握HBM3E(第五代HBM)8層與12層市場,美光則緊隨其后。三星則落后很多,雖曾向AMD供應HBM3E,但未通過英偉達(NVIDIA)的測試,使其在HBM市場的市占難以提升。

為扭轉局勢,三星從去年起全力投入1c DRAM研發(fā),并由DRAM開發(fā)室長黃相準(音譯)主導重設計作業(yè)。他指出,1c DRAM性能與良率遲遲未達標的根本原因在于初期設計構架,強調“不從設計階段徹底修正,將難以取得進展”。據悉,該案初期因設計團隊與制造部門缺乏協(xié)作導致進度受阻,此次由高層介入調整設計流程,亦反映三星對重回技術領先地位的決心。

三星亦擬定積極的市場反攻策略。下半年將計劃供應HBM4樣品,并強調“定制化HBM”為新戰(zhàn)略核心。HBM4允許將邏輯芯片(logic die)與DRAM堆疊整合,通過邏輯晶圓代工制程優(yōu)化整體構架,以依照不同應用需求提供高效率解決方案。為強化整體性能與整合彈性,三星也導入自研4nm制程,用于量產搭載于HBM4堆疊底部的邏輯芯片(logic die)。

值得一提的是,根據韓國媒體《The Bell》報導,SK海力士對1c DRAM 的投資相對保守,將重點轉向以1b DRAM支持HBM3E與HBM4的量產,預計要到第七代HBM( HBM4E)才會導入1c制程。

這也突顯出三星希望通過更早導入先進制程,在技術節(jié)點上搶得先機。若三星能持續(xù)提升1c DRAM的良率,不僅有助于縮小與競爭對手的差距,也將強化其在AI與高性能計算市場中的供應能力與客戶信任。


Magazine.Subscription.jpg

本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。