頭條 基于FPGA的視頻處理硬件平臺設(shè)計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價值。 最新資訊 邊緣圖像連通區(qū)域標(biāo)記的算法研究和SoPC實現(xiàn) 針對二值邊緣圖像目標(biāo)點較少的特點,提出了基于目標(biāo)像素鄰域的8方向生長區(qū)域標(biāo)記算法。該算法充分利用了邊緣圖像的走向信息,提高了搜索效率,降低了堆??臻g消耗,消除了鄰域反復(fù)掃描問題。 發(fā)表于:2011/6/1 基于SoPC的SD卡控制器IP核的設(shè)計 針對目前在嵌入式平臺中使用SD卡控制器專用芯片價格昂貴、軟件模擬SPI時序控制讀寫速度較慢的問題,提出了一種基于SoPC技術(shù)的SD卡控制器IP核設(shè)計的架構(gòu)方案。采用VHDL語言設(shè)計SD卡控制器IP核,利用自定義模塊技術(shù)將其添加到SoPC中,利用Nios II IDE編寫SD卡的基礎(chǔ)讀寫驅(qū)動軟件并移植μC/FS文件系統(tǒng),實現(xiàn)對SD卡的文件操作。該設(shè)計具有使用方便、集成度高、數(shù)據(jù)傳輸可靠、文件格式通用等特點,在基于SoPC架構(gòu)的多用途無線防盜監(jiān)控系統(tǒng)中得到良好的應(yīng)用。 發(fā)表于:2011/6/1 基于CORDIC 2FSK調(diào)制器的FPGA設(shè)計 頻移鍵控(FSK)是用不同頻率的載波來傳遞數(shù)字信號,并用數(shù)字基帶信號控制載波信號的頻率。提出一種基于流水線CORDIC算法的2FSK調(diào)制器的FPGA實現(xiàn)方案,可有效地節(jié)省FPGA的硬件資源,提高運算速度。最后,給出該方案的硬件測試結(jié)果,驗證了設(shè)計的正確性。 發(fā)表于:2011/6/1 基于FPGA平臺的工業(yè)電機最大效率實現(xiàn) 在評估控制系統(tǒng)的升級時,機械設(shè)計人員通常會低估耗電成本問題,而從機電的整個生命周期角度來看,耗電成本往往比硬件購置成本高很多。NI致力于借助基于賽靈思FPGA技術(shù)的商用硬件解決方案成品推出具有高計算性能的高靈活性嵌入式控制器。通過二者的強強聯(lián)合,能滿足客戶最苛刻的要求,即FOC性能要求。 發(fā)表于:2011/6/1 非晶硅反熔絲FPGA提升系統(tǒng)可靠性 現(xiàn)場可編程門陣列(FPGA)技術(shù)因其提供的設(shè)計靈活性,已為系統(tǒng)設(shè)計人員廣泛采用。非晶硅反熔絲FPGA技術(shù)尤其有用,它可以提供一種高電路密度與低功耗,以及非易失性編程和高可靠性的組合。為了充分發(fā)揮其可靠性,FPGA廠商需要考慮反熔絲的崩潰(wear-out)機制,并通過一種設(shè)計、測試、軟件工具和編程控制的組合來避免崩潰。 發(fā)表于:2011/6/1 Microsemi FPGA 助力Ariane Controls開發(fā)平臺推動智能電網(wǎng)和電動汽車發(fā)展 致力實現(xiàn)智能、安全,以及互連世界的半導(dǎo)體技術(shù)領(lǐng)先供應(yīng)商─美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC)宣布與電力線通信開發(fā)商Ariane Controls公司合作,為業(yè)界首個支持主要新興電動汽車充電和相關(guān)智能電網(wǎng)標(biāo)準(zhǔn)的開發(fā)平臺提供FPGA技術(shù)。 發(fā)表于:2011/5/31 萊迪思半導(dǎo)體公司2011年第一季度業(yè)績報告; 超過之前的業(yè)績預(yù)期上限 美國俄勒岡州希爾斯波羅市, 2011年4月21日, 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日公布截止于2011年4月2日的第一季度財務(wù)報告。 發(fā)表于:2011/5/30 SAR高速海量數(shù)據(jù)存儲與回放系統(tǒng)設(shè)計 為了解決SAR匹配成像數(shù)據(jù)以及合成孔徑雷達中頻采樣后高速海量數(shù)據(jù)的存儲問題,介紹了一種基于FPGA控制的NAND Flash數(shù)據(jù)存儲及回放系統(tǒng)設(shè)計方案。實驗證明,該系統(tǒng)能以3 Gb/s碼流實時存儲數(shù)據(jù)具有強實時性,且性能穩(wěn)定,有很好的工程使用價值。 發(fā)表于:2011/5/30 獨立式多分辨率VGA/DVI壓縮存儲系統(tǒng) 一種獨立式多分辨率VGA/DVI壓縮存儲系統(tǒng),該系統(tǒng)支持VGA/DVI輸入,同時支持SVGA、XGA、SXGA、UXGA、1080p等任意分辨率圖像的連續(xù)壓縮和存儲。在100 MHz時鐘頻率下,系統(tǒng)可以對圖像SXGA和UXGA實時壓縮為(25幀/s)和(17幀/s)。實驗表明,在不同碼率下,系統(tǒng)的單幀圖像壓縮性能與JPEG2000標(biāo)準(zhǔn)近似,PSNR值優(yōu)于JPEG標(biāo)準(zhǔn)。 發(fā)表于:2011/5/30 賽靈思啟動第三屆開源硬件大賽Open HW給力中國智造 來自中國電子學(xué)會、全國大學(xué)生電子設(shè)計競賽組委會、北京工業(yè)大學(xué)、賽靈思公司及德致倫、依元素、安富利、科通、緣隆、智翔等生態(tài)合作伙伴的相關(guān)領(lǐng)導(dǎo),還有包括清華大學(xué)、上海交大等在內(nèi)的全國各大重點工科院校近200多位賽靈思FPGA聯(lián)合實驗室主任及嵌入式系統(tǒng)專家,共同出席了大賽啟動儀式。同時出席并致辭的還有中國工程研究院院士、全國大學(xué)生電子設(shè)計競賽組委會主任王越院士。 發(fā)表于:2011/5/30 ?…394395396397398399400401402403…?