基于FPGA的同步数据采集处理系统的设计与实现
所屬分類:技术论文
上傳者:aet
文檔大小:191 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:针对目前多通道数据采集系统的局限,以EP1K50系列的FPGA为核心控制模块,AD7656为模数转化芯片实现了精度为16位、最大采集速率为250kS/s的同步模拟信号采集系统,采用Flash存储采集到的数据,且可以通过PC104总线将数据传输到上位机。给出了系统的电路设计、关键模块逻辑图以及软件流程图。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。