基于 PLD 及FPGA 的频率与相位测量系统设计与实现
所屬分類:解决方案
上傳者:chenyy
文檔大?。?span>427 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:本测量系统由频率相位测量仪和DDS 双路移相信号发生器两部分组成。频率相位测量由Altera EPM7128S84 CPLD 完成,双路移相信号发生器由Cyclone EP1C3T144 FPGA 实现,其输出信号频率与相位可由用户预置,以LCD显示预置值。系统测试表明频率测量精度为0.01Hz,相位测量精度为0.35°,人机接口友好,测量系统稳定可靠。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。