一种高效二维小波分解算法的FPGA实现
所屬分類:解决方案
上傳者:coco
文檔大?。?span>259 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:针对现有二维提升小波变换实现过程中存在的大量过程数据存储及关键路径延时较长的问题,提出一种直接进行二维变换的VLSI架构。采用ALTERA Cyclone II系列FPGA EP2C35F672C6对架构进行实现和验证,在纯计算逻辑下二维小波变换时钟频率可达到157.78MHz。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。