頭條 基于FPGA的視頻處理硬件平臺設(shè)計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價值。 最新資訊 賽靈思堆疊硅片技術(shù)常見問題解答 賽靈思堆疊硅片互聯(lián)技術(shù)超越摩爾定律,為FPGA帶來全新密度、帶寬和功耗優(yōu)勢。 發(fā)表于:10/28/2010 賽靈思全球首發(fā)堆疊硅片互聯(lián)技術(shù)將應(yīng)用于28nm Virtex-7產(chǎn)品中 日前,全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )宣布推出業(yè)界首項堆疊硅片互聯(lián)技術(shù),即通過在單個封裝中集成多個FPGA 芯片,實現(xiàn)突破性的容量、帶寬和功耗優(yōu)勢,以滿足那些需要高密度晶體管和邏輯,以及需要極大的處理能力和帶寬性能的市場應(yīng)用。 發(fā)表于:10/28/2010 基于ZigBee與紅外的家居監(jiān)控系統(tǒng) 在介紹了ZigBee技術(shù)的興起背景及優(yōu)勢的基礎(chǔ)上,重點探討了ZigBee無線技術(shù)在家居監(jiān)控系統(tǒng)中的應(yīng)用,并給出了一套基于ZigBee和紅外技術(shù)的無線家居監(jiān)控系統(tǒng)的設(shè)計方案。系統(tǒng)以CC2430為核心控制器并結(jié)合紅外技術(shù)實現(xiàn)了對紅外遙控型家電的兼容,能夠監(jiān)測家居環(huán)境并控制多種類型終端家電。測試表明:在250m2的房間里,該系統(tǒng)的ZigBee信號能有效覆蓋。系統(tǒng)擴展性強,可靠性高,具有非常廣闊的市場應(yīng)用前景。 發(fā)表于:10/28/2010 基于CPLD技術(shù)的槍械電磁扳機控制儀設(shè)計 針對目前靶場測試領(lǐng)域尤其是外彈道測試通常采用人工擊發(fā)槍械的方式,存在安全性差、無法精確控制等問題,設(shè)計一種基于CPLD技術(shù)的槍械電磁扳機控制儀。采用步進電機作為執(zhí)行單元,CPLD作為主控制器實現(xiàn)邏輯控制、通信功能。設(shè)計中著重考慮了電磁兼容及安全性,通過機械及電氣兩部分聯(lián)鎖確??刂苾x無誤觸發(fā)。通過靶場試驗,該控制儀能夠適應(yīng)靶場電磁環(huán)境,而且對其他儀器無干擾,其通信功能還可實現(xiàn)整體測試系統(tǒng)的同步性、自動化、網(wǎng)絡(luò)化及遠程控制。 發(fā)表于:10/27/2010 可重配置FPGA使創(chuàng)新器件更易實現(xiàn) 由于系統(tǒng)日趨復(fù)雜,在成本、開發(fā)板容量及功耗均面臨嚴苛限制的今天,設(shè)計人員往往需要以更少的資源實現(xiàn)更高的目標,而FPGA的可配置能力加上其固有的可編程性,使其成為設(shè)計人員的一項重要選擇。 發(fā)表于:10/27/2010 基于FPGA的復(fù)數(shù)浮點協(xié)方差矩陣實現(xiàn) 本文以空間譜估計作為研究背景,研究了復(fù)數(shù)據(jù)運算和浮點運算的特點,提出了一種適用于任何陣列流型、任意陣元的基于復(fù)數(shù)浮點運算的協(xié)方差矩陣的FPGA實現(xiàn)方案。 發(fā)表于:10/27/2010 一種基于FPGA和單片機的掃頻儀設(shè)計與實現(xiàn) 一個網(wǎng)絡(luò)的頻率特性包括幅頻特性和相頻特性,在系統(tǒng)設(shè)計時,各個網(wǎng)絡(luò)的頻率特性對該系統(tǒng)的穩(wěn)定性、工作頻帶、傳輸特性等都具有重要影響。實際操作中,掃頻儀大大簡化了測量操作,提高了工作效率,達到了測量過程快速、直觀、準確、方便的目的,在生產(chǎn)、科研、教學(xué)上得到廣泛運用。本設(shè)計采用數(shù)字頻率合成技術(shù)產(chǎn)生掃頻信號,以單片機和FPGA為控制核心,通過A/D和D/A轉(zhuǎn)換器等接口電路,實現(xiàn)掃頻信號頻率的步進調(diào)整、數(shù)字顯示及被測網(wǎng)絡(luò)幅頻特性與相頻特性參數(shù)的顯示 發(fā)表于:10/26/2010 一種基于FPGA的三軸伺服控制器的設(shè)計優(yōu)化 目前伺服控制器的設(shè)計多以DSP或MCU為控制核心,但DSP的靈活性不如FPGA,且在某些環(huán)境比較惡劣的條件如高溫... 發(fā)表于:10/26/2010 基于異步FIFO和PLL的雷達數(shù)據(jù)采集系統(tǒng) 結(jié)合高速嵌入式數(shù)據(jù)采集系統(tǒng),提出一種基于CvcloneⅢFPGA實現(xiàn)的異步FIFO和鎖相環(huán)(PLL)結(jié)構(gòu)來實現(xiàn)高速緩存,該結(jié)構(gòu)可成倍提高數(shù)據(jù)流通速率,增加數(shù)據(jù)采集系統(tǒng)的實時性。 發(fā)表于:10/22/2010 前Zilog CEO Billerbeck任Lattice CEO Lattice日前任命DarinBillerbeck為公司總裁兼首席執(zhí)行官,2010年11月8日起就職。 發(fā)表于:10/22/2010 ?…452453454455456457458459460461…?