頭條 基于FPGA的視頻處理硬件平臺設(shè)計與實現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價值。 最新資訊 利用CoolRunner-II CPLD設(shè)計GPS系統(tǒng) GPS已在汽車、移動電話、PDA甚至手表等越來越多的產(chǎn)品中出現(xiàn)。每家GPS供應(yīng)商都推出了數(shù)十種GPS產(chǎn)品,令消費者不知如何選擇。 發(fā)表于:2011/8/25 空氣產(chǎn)品公司與中國地質(zhì)大學(xué)攜手合作加快新一代電子材料的開發(fā)速度 空氣化工產(chǎn)品公司 (Air Products,簡稱空氣產(chǎn)品公司,紐約證券交易所代碼:APD),作為全球領(lǐng)先的工業(yè)氣體和功能材料供應(yīng)商,今天宣布與中國地質(zhì)大學(xué)(武漢)可持續(xù)能源實驗室合作啟動了一項新的聯(lián)合研發(fā)項目,加速開發(fā)應(yīng)用于微電子產(chǎn)業(yè)的材料。本項目利用計算機(jī)建模技術(shù),將能夠更深入地研究電子薄膜材料的沉積過程及其化學(xué)機(jī)理。這些研究獲得的成果將有助于指導(dǎo)新電子薄膜材料沉積前驅(qū)體分子的選擇,從而可以滿足開發(fā)下一代邏輯和存儲芯片的各方面需求。 發(fā)表于:2011/8/24 基于AD7892SQ和CPLD的數(shù)據(jù)采集系統(tǒng)的設(shè)計[圖] 本系統(tǒng)以AD7892SQ和CPLD(復(fù)雜可編程邏輯器件)為核心設(shè)計了一個多路信號采集電路,包括模擬多路復(fù)用、集成放大、A/D轉(zhuǎn)換,CPLD控制等。采用硬件描述語言Verilog HDL編程,通過采用CPLD使數(shù)據(jù)采集的實時性得到提高。 發(fā)表于:2011/8/24 基于Virtex-5 FPGA的高速串行傳輸系統(tǒng)的設(shè)計與實現(xiàn)[圖] 該設(shè)計系統(tǒng)以Virtex-5為核心構(gòu)建的平臺,對AURORA協(xié)議下串行傳輸系統(tǒng)進(jìn)行了設(shè)計與實現(xiàn)。通過對核心問題的解決,將計算機(jī)與外部擴(kuò)展很好的結(jié)合,達(dá)到信號傳輸?shù)母咚佟⒎€(wěn)定的目的。實驗證明,板卡設(shè)計的整體思路和核心方法的解決是完備的,并使得板卡的傳輸速率和穩(wěn)定性的到了較大的提高。 發(fā)表于:2011/8/24 基于VerilogHDL濾波器的設(shè)計 VerilogHDL是目前應(yīng)用最廣泛的一種硬件描述語言,用于數(shù)字電子系統(tǒng)的設(shè)計??捎盟M(jìn)行各種級別的邏輯設(shè)計,并進(jìn)行數(shù)字邏輯系統(tǒng)的仿真驗證,時序分析,邏輯綜合。小波濾波器的設(shè)計屬于復(fù)雜算法的電路設(shè)計,因此利用Veril—ogHDL對雙正交小波濾波器進(jìn)行建模、仿真,實現(xiàn)電路的自動化設(shè)計,將是一種較為理想的方法。 發(fā)表于:2011/8/24 基于FPGA的通用異步收發(fā)器設(shè)計 采用Verilog HDL語言作為硬件功能的描述,運用模塊化設(shè)計方法分別設(shè)計了通用異步收發(fā)器(UART)的發(fā)送模塊、接收模塊和波特率發(fā)生器,并結(jié)合現(xiàn)場可編程門陣列(FPGA)的特點,實現(xiàn)了一個可移植的UART模塊。該設(shè)計不僅實現(xiàn)了串行異步通信的主要功能,而且電路簡單,工作穩(wěn)定、可靠,可以將其靈活地嵌入到各個通信系統(tǒng)中。 發(fā)表于:2011/8/23 基于FPGA的遠(yuǎn)距離測溫器數(shù)控系統(tǒng)設(shè)計 介紹了遠(yuǎn)距離測溫器的結(jié)構(gòu)組成和工作原理,設(shè)計了基于FPGA的遠(yuǎn)距離測溫器數(shù)控系統(tǒng)的數(shù)據(jù)采集與控制系統(tǒng),使用Altera公司的Cyclonell系列的FPGA實現(xiàn)了包括數(shù)據(jù)采集、數(shù)據(jù)通信等控制功能,著重敘述了硬件與軟件的實現(xiàn)方法。該數(shù)控系統(tǒng)具有測量精度高,低功耗等特點。 發(fā)表于:2011/8/23 基于FPGA的高速串行傳輸系統(tǒng)的設(shè)計與實現(xiàn) 作為高傳輸速率和低設(shè)計成本的傳輸技術(shù),串行傳輸技術(shù)被廣泛應(yīng)用于高速通信領(lǐng)域,并已成為業(yè)界首選。在此基于對高速串行傳輸系統(tǒng)的分析,對實例進(jìn)行了總體設(shè)計驗證,最終達(dá)到高速傳輸?shù)哪康摹?/a> 發(fā)表于:2011/8/23 一種基于音頻解嵌的異步FIFO設(shè)計及FPGA實現(xiàn) 介紹了一種針對音頻解嵌中的音頻幀輸出而采用的特定異步FIFO的設(shè)計。重點闡述了針對這一特定情況需要考慮到的FIFO深度及讀寫指針復(fù)位控制以及利用讀寫地址格雷碼對FIFO的空、滿標(biāo)志信號的產(chǎn)生電路進(jìn)行邏輯設(shè)計,用Verilog HDL硬件描述語言對電路進(jìn)行RTL級設(shè)計,并使用Modelsim進(jìn)行功能仿真,最后通過FPGA進(jìn)行驗證。 發(fā)表于:2011/8/22 硅頻率控制器(SFC)-晶體替代市場的寵兒 晶體的主要組成部分是二氧化硅,俗稱石英。石英具有非凡的機(jī)械和壓電特性,使得從19世紀(jì)40年代中期以來一直作為基本的時鐘器件。如今,只要需要時鐘的地方,工程師首先想到的就是晶體,但是隨著應(yīng)用的不斷深入,晶體的一些固有的缺陷也隨之暴露出來。如今新技術(shù)不斷涌現(xiàn),并帶來很大的變化。 發(fā)表于:2011/8/22 ?…356357358359360361362363364365…?